cadence SPB17.4 - allegro - 手工放置过孔

文章目录

  • cadence SPB17.4 - allegro - 手工放置过孔
    • 概述
  • 实验
    • 手工放置一个过孔
    • 给过孔分配网络
    • 拷贝过孔, 带上网络名称
    • 查找没有网络的过孔
      • 方法1 - 用PCB viewer
      • 方法2 - 用allegro自带的报告工具查找废过孔
    • 批量删除不要的废过孔
    • 补充 - 2022_0902_1700
    • 实验结论
    • END

概述

在铺铜之前, 手工拷贝了一个过孔, 用粘贴的方法放了好多地过孔.

放完之后, 发现过孔没给GND网络…

这时, 再想改那么多已经存在的过孔的网络, 就很麻烦. 还是要放地过孔之前就带上网络, 不能整错了.

总结一下.

实验

手工放置一个过孔

不用拷贝现有过孔的方法, 直接手工放置过孔.

先选择画线操作.

在板子上左击一下, 这时就开始拉线了. 右击选择添加过孔

当过孔放置出来后, 右击选择完成.

这时, 过孔就放好了.

给过孔分配网络

Find选项只选择过孔, 然后框选手工放置的过孔, 使过孔选中.

在过孔上右击, 选择分配网络

在option页给出网络名称

在板子上右击完成.

将鼠标悬停在过孔上, 可以看到过孔有了网络名称.

拷贝过孔, 带上网络名称

选中过孔, 右击选择复制

在option页中选择保持过孔网络和形状网络

在想要放置过孔的地方, 左击连续放置过孔.

等过孔都放完了, 右击完成.

将鼠标悬停在过孔上, 可以看到过孔都带了网络.

查找没有网络的过孔

如果从已有过孔拷贝时, 没有在option页中勾选"保持过孔网络", 放置的过孔都是没网络的.

这时, 首先要确定板子上有没有这种不带网络的废过孔.

先用错误的方法, 先放一个废过孔, 保存PCB工程供实验使用.

方法1 - 用PCB viewer

在Orcad capture and CIS工程中, 右击板子工程, 选择PCB Viewer查看.

在PCB viewer主画布下面的表格中, 选择vias页, 在NET列上双击, 然后从上往下拉, 查看网络名称是否有"not on a net"的网络名称, 如果有, 就是没有网络的过孔, 双击此行, 在PCB Viewer中就定位了这个废过孔. 缩放后, 就能看到过孔位置. 但是这个过孔并不能定位到板子上. 只能在PCB Viewer中查看废过孔, 然后自己去板子上去删除废过孔.

方法2 - 用allegro自带的报告工具查找废过孔

"Dangling LInes, Via and Antenna Report"项是废元素的意思.

双击此项, 看到选择报告的列表中出现了此项, 只勾选显示报告, 点击产生报告的按钮.

此时在"Dangling Vias"提示下, 出现的过孔就是废过孔, 点击每行的定位坐标, 就可以跳到废过孔处.

这个报告, 适用于板子完成后的统一检查.

对于查找废过孔(不带网络), 可以看第一列的Net名称, 如果出现"Not on a Net", 这个过孔就是没有网络的废过孔.

批量删除不要的废过孔

没找到如果批量选取废过孔的方法. 没有同时选择元素类型(via)和元素网络的方法.

暂时只能是按住CTRL键, 一个一个的选择废过孔, 然后右击选择删除.

如果是自己手笨, 导致大批量放置了废过孔, 只能是自己收拾残局, 别人也帮不上忙啊.

一般地过孔, 也就百十来个, 自己一个一个的选择, 然后一起右击删除.

补充 - 2022_0902_1700

放地都是地过孔, 都给了网络, 然后动态铺铜.
后来做实验时, 将动态铺铜删掉了.
偶然在去掉铺铜后, 检查了一下自由过孔, 突然发现, 去掉动态铺铜后, 将这大几百个地过孔的网络都搞没了…

如果再自己手工给这些地过孔分配网络, 直接人就被搞废了…
又做个实验, 只给几个过孔分配了网络, 对过孔进行锁定(fix). 然后再动态铺铜, 然后再将铺铜删掉. 再看这几个被锁定的给了网络的过孔, 网络又被删除动态铺铜的操作带走了…
现在板子上手工添加的地过孔(大几百个)都没有网络了, 这咋弄?

后续实验中, 又动态铺铜, 不小心又看了一眼手工添加的地过孔, 居然网络名称和动态铺铜的网络名称一样…
虚惊一场, 挺吓人的.

实验结论

没有分配网络的过孔, 如果位于动态铺铜区域内, 就跟随动态铺铜形状的网络走.
如果铺铜去掉了, 过孔的网络名称就没了.
所以, 打地过孔时, 不用分配网络, 只要铺铜时, 给动态铺铜的形状设置好网络即可.

END

cadence SPB17.4 - allegro - 手工放置过孔相关推荐

  1. cadence SPB17.4 - allegro - 手工放置原理图没有的封装

    cadence SPB17.4 - allegro - 手工放置原理图没有的封装 前言 假设要在拼版中,放置mark点.那原理图中不可能有的. 或者就是要在成品PCB上,单独放一个新的PCB元件封装. ...

  2. cadence SPB17.4 - allegro添加过孔

    cadence SPB17.4 - allegro添加过孔 前言 尝试放过孔数组,居然将allegro(SPB17.4 S026)搞成无响应了(不知道是哪操作不对,等多久都没反应),只能强行关闭all ...

  3. cadence SPB17.4 - allegro - 将板子的外形和接口作为一个整体做成封装

    cadence SPB17.4 - allegro - 将板子的外形和接口作为一个整体做成封装 前言 准备将现存的MCU板子作一个PCB封装, 给底板当元件封装用. 将要操作的板子.brd拷贝为一个副 ...

  4. cadence SPB17.4 - allegro - Artwork will be rounded down

    cadence SPB17.4 - allegro - Artwork will be rounded down 前言 出装配图时,弹出如下警告对话框 具体提示信息如下: -------------- ...

  5. cadence SPB17.4 - allegro - 出Gerber文件

    cadence SPB17.4 - allegro - 出Gerber文件 文章目录 cadence SPB17.4 - allegro - 出Gerber文件 前置操作 前言 gerber文件 - ...

  6. cadence SPB17.4 - allegro - 制作/摆放拼板的定位孔(Mark点)

    文章目录 cadence SPB17.4 - allegro - 制作/摆放拼板的定位孔(Mark点) 前言 笔记 制作定位孔焊盘 Start页设置 Drill设置页 Secondary Drill ...

  7. cadence SPB17.4 - allegro - 做logo封装

    cadence SPB17.4 - allegro - 做logo封装 前言 板子铺好地铜了, 准备在顶层丝印层放个logo. 因为allegro是不支持中文的, 查资料, 都是导入dxf或者plt文 ...

  8. cadence SPB17.4 - allegro - CAM350_V10.7CN 引入槽孔(.rou)文件报错问题的优雅解决思路

    cadence SPB17.4 - allegro - CAM350_V10.7CN 引入槽孔(.rou)文件报错问题的优雅解决思路 文章目录 cadence SPB17.4 - allegro - ...

  9. cadence SPB17.4 - allegro - 出装配图

    cadence SPB17.4 - allegro - 出装配图 笔记 调整丝印 自动调整丝印 allegro有自动调整丝印的功能,不过不好用. 自动调整丝印后,想回撤很难.调整的效果乱七八糟,副作用 ...

最新文章

  1. matlab生成二维服从高斯分布的数据
  2. 仿 腾讯新闻快讯 --无缝滚动
  3. linux远程测试题,linux内训考试题及答案
  4. Web常用字體-Font-Family
  5. client_loop: send disconnect: Broken pipe_欧姆龙plc之间用 SEND 和 RCV 指令发送读取数据...
  6. 485芯片AB波形正负半周的问题探讨
  7. GSM劫持+短信嗅探 “半夜盗刷”
  8. Symmetric Matrices
  9. 计算几何专项:UVa 12307
  10. 软件设计师证书重要吗?
  11. Windows Home Server 是什么?
  12. Android 8.0 SurfaceFlinger
  13. 《(数学篇)》 复数运算
  14. WebSocket + Redis简单快速实现Web网站单设备登录功能
  15. python获取内存地址上存储的值
  16. 秒杀产品总是抢不到?抢单助手来报道
  17. STA - Clock Groups:set_clock_groups/Logically Exclusive/Physically Exclusive Clocks
  18. 教你一招 IDE 中比较骚的操作技巧!
  19. 虚树学习笔记(洛谷2495 消耗战)
  20. 什么是低代码开发,为何大企业都选择低代码来做数字化?

热门文章

  1. 第十一届蓝桥杯 ——成绩统计
  2. 软考中级软件设计师 2009-2022年真题
  3. 支付宝:验签出错,建议检查签名字符串或签名私钥与应用公钥是否匹配
  4. LED发光二极管电压
  5. [转载]我的时间管理与方法论
  6. 【Linux】快捷键
  7. 更新map中已存在的value值
  8. Spring boot 发送手机验证码
  9. Vue3分页器(Pagination)
  10. aw9523芯片按键失效问问题分析