前言:在电路设计中,深入理解TTL 与 CMOS 电路的异同将会帮助我们事半功倍。来源,硬件之家


一、TTL与CMOS硬件基础

1.TTL

TTL集成电路的主要型式为晶体管-晶体管逻辑门(Transistor-Transistor Logic gate),TTL采用5V电源。

(1)输出高电平Uoh和输出低电平Uol
Uoh≥2.4V,   Uol≤0.4V
在室温下,一般输出高电平为3.5V
(2)输入高电平Uih和输入低电平Uil
Uih≥2.0V,    Uol≤0.8V
(3)噪声容限0.4V
噪声容限计算:噪声容限=min{高电平噪声容限,低电平噪声容限}
高电平噪声容限=最小输出高电平电压-最小输入高电平电压
低电平噪声容限=最大输入低电平电压-最大输出低电平电压

TTL逻辑门电路

2.CMOS

CMOS电路是电压控制器件,输入电阻极大,对于干扰信号十分敏感,因此不用的输入端不应开路,应该接到地或者电源上。CMOS电路的优点是噪声容限较宽,静态功耗很小。CMOS采用5~15V电源, 另外, 只有 4000 系列的 CMOS 器件可以工作在15V电源下, 74HC, 74HCT 等都只能工作在 5V电源下, 现在已经有工作在 3V和 2.5V电源下的 CMOS 逻辑电路芯片了。

(1)输出高电平Uoh和输出低电平Uol
Uoh≈VCC,       Uol≈GND
(2)输入高电平Uih和输入低电平Uil
Uih≥0.7VCC,   Uol≤0.2VCC   (VCC为电源电压,GND为地)

cmos电路

从上面可以看出:

在同样5V电源电压情况下,COMS电路可以直接驱动TTL,因为CMOS的输出高电平VCC=5V大于2.0V,输出低电平GND=0V小于0.8V;而TTL电路则不能直接驱动CMOS电路,TTL的输出高电平为大于2.4V,如果落在2.4V~3.5V之间,则CMOS电路就不能检测到高电平,低电平小于0.4V满足要求,所以在TTL电路驱动COMS电路时需要加上拉电阻。如果出现不同电压电源的情况,也可以通过上面的方法进行判断。

二、TTL和COMS电路比较

1、TTL电路是电流控制器件,而CMOS电路是电压控制器件。

2、TTL电路的速度快,传输延迟时间短(5-10ns),但是功耗大。COMS电路的速度慢,传输延迟时间长(25-50ns),但功耗低。COMS电路本身的功耗与输入信号的脉冲频率有关,频率越高,芯片集越热,这是正常现象。

3、COMS电路的使用注意事项

1) COMS电路时电压控制器件,它的输入阻抗很大,对干扰信号的捕捉能力很强。所以,不用的管脚不要悬空,要接上拉电阻或者下拉电阻,给它一个恒定的电平。

2) 输入端接低内阻的信号源时,要在输入端和信号源之间要串联限流电阻,使输入的电流限制在1mA之内。

3) 当接长信号传输线时,在COMS电路端接匹配电阻。

4) 当输入端接大电容时,应该在输入端和电容间接保护电阻。电阻值为R=V0/1mA.V0是外界电容上的电压。

5) COMS的输入电流超过1mA,就有可能烧坏COMS。

4、TTL门电路中输入端负载特性(输入端带电阻特殊情况的处理):

1)悬空时相当于输入端接高电平。因为这时可以看作是输入端接一个无穷大的电阻。

2)在门电路输入端串联10K电阻后再输入低电平,输入端出呈现的是高电平而不是低电平。因为由TTL门电路的输入端负载特性可知,只有在输入端接的串联电阻小于910欧 时,它输入来的低电平信号才能被门电路识别出来,串联电阻再大的话输入端就一直呈现高电平。这个一定要注意。COMS门电路就不用考虑这些了。

三、OC门与OD门

1、OC(Open Collector)门,即集电极开路门电路(Open Collector),OD(Open Drain)门,即漏极开路门电路,必须外界上拉电阻和电源才能将开关电平作为高低电平用。

OC:集电极开路(Open Collector)
OD:漏极输出(Open Drain)
OC门和OD门是相对于两个器件而言的,OC门是对三极管而言,OD门是对场效应管而言。
OC门电路如下所示,Input信号连接至芯片,当input为高电平时,Q1导通,则Q2的基极电压为0,Q2截止,output为VCC2;当input为低电平时,Q1截止,Q2的基级电压为VCC1,Q2导通,output为0。

OC门

OD门

2、TTL电路有集电极开路OC门,MOS管也有和集电极对应的漏极开路的OD门,它的输出就叫做开漏输出。OC门在截止时有漏电流输出,那就是漏电流,为什么有漏电流呢?那是因为当三极管截止的时候,它的基极电流约等于0,但是并不是真正的为0,经过三极管的集电极的电流也就不是真正的 0,而是约0。而这个就是漏电流。

3、开漏输出:OC门的输出就是开漏输出;OD门的输出也是开漏输出。它可以吸收很大的电流,但是不能向外输出的电流。所以,为了能输入和输出电流,它使用的时候要跟电源和上拉电阻一齐用。OD门一般作为输出缓冲/驱动器、电平转换器以及满足吸收大负载电流的需要。

4、什么引入OC门?
实际使用中,有时需要两个或两个以上与非门的输出端连接在同一条导线上,将这些与非门上的数据(状态电平)用同一条导线输送出去。因此,需要一种新的与非门电路–OC门来实现“线与逻辑”。

四、有关逻辑电平的一些概念

要了解逻辑电平的内容,首先要知道以下几个概念的含义:

输入高电平(Vih):保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih时,则认为输入电平为高电平。
输入低电平(Vil):保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。
输出高电平(Voh):保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此Voh。
输出低电平(Vol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此Vol。
阀值电平(Vt):数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动作时的电平。它是一个界于Vil、Vih之间的电压值,对于CMOS电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输 出,则必须要求输入高电平> Vih,输入低电平
对于一般的逻辑电平,以上参数的关系如下:Voh > Vih > Vt > Vil > Vol


硬件之家,技术向前。

深入理解TTL 与 CMOS 电路相关推荐

  1. TTL与CMOS 电路

    TTL与CMOS  电路 一.TTL TTL集成电路的主要型式为晶体管-晶体管逻辑门(transistor-transistor logic gate),TTL大部分都采用5V电源. 1.输出高电平U ...

  2. 噪声容限与TTL、CMOS、EIA、485电平及应用

    目录(?)[+] 一.噪声容限 基本描述 噪声容限(英语:Noise Margin)是指在前一极输出为最坏的情况下,为保证后一极正常工作,所允许的最大噪声幅度 .在数字电路中,一般常以"1& ...

  3. 电路常识性概念(3)-TTL与CMOS集成电路

    目前应用最广泛的数字电路是TTL电路和CMOS电路. 1.TTL电路 TTL电路以双极型晶体管为开关元件,所以又称双极型集成电路.双极型数字集成电路是利用电子和空穴两种不同极性的载流子进行电传导的器件 ...

  4. 电路中TTL与CMOS的解释

    TTL 与CMOS 定义 1.什么是TTL 电平 TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑"1",0V等价于逻辑"0",这被 ...

  5. 深度理解TTL电平与CMOS电平的异同

    一:TTL 查看全文 http://www.taodudu.cc/news/show-3792744.html 相关文章: TTL与CMOS电平 什么是TTL电平.CMOS电平?两者的区别 基础篇 - ...

  6. 电平是什么?单片机的I/0口输入和输出,1和0是什么?什么是TTL电平?TTL电平分析?TTL、CMOS、RS232、RS485电平差异?usb转ttl?CH340模块驱动安装?电平之间的转换?

    电平是什么 理想的数字电路电平是这样的: 输入小于1/2VCC(电源电压)就是低电平,反之是高电平.实际的器件是做不到的,也不实用,如果输入电压在1/2VCC附近有干扰,就会发生错误的输入信号.现在常 ...

  7. 基础篇 -- TTL与CMOS电平

    感谢阅读本文,在接下来很长的一段时间里,我将陆续分享项目实战经验.从电源.单片机.晶体管.驱动电路.显示电路.有线通讯.无线通信.传感器.原理图设计.PCB设计.软件设计.上位机等,给新手综合学习的平 ...

  8. 232/485电平,OC门,OD门,TTL电平,CMOS电平,

    1.RS232电平 或者说串口电平,有的甚至说计算机电平,所有的这些说法,指得都是计算机9针串口 (RS232)的电平,采用负逻辑, -15v~ -3v 代表1 +3v~ +15v 代表0 2.RS4 ...

  9. 数字电平(一):TTL和CMOS

    一.电平介绍: TTL电路工作电压范围在 5V 以下,当 VCC = 5V 时,  > 2.4V, < 0.4V:  > 2.0V, < 0.48V. CMOS 电路工作电压范 ...

  10. CMOS器件与TTL器件CMOS电平与TTL电平

    常用的数字芯片,按制造工艺主要分为TTL器件和CMOS器件. TTL器件是指其内部主要逻辑单元为双极性晶体管,CMOS器件是指其内部的主要逻辑单元为MOS管. 现在绝大部分数字芯片使用的工艺都是CMO ...

最新文章

  1. ByteBuffer详解
  2. Spark技术栈有哪些组件,每个组件都有什么功能,适合什么应用场景?
  3. 第六章 BitArray类
  4. mysql要怎么定义环境变量_mysql设置环境变量
  5. Goldengate的拆分与合并
  6. IIS7 MVC网站生成、发布
  7. android 生成签名和SHA1签名信息
  8. 【汇编语言】通用数据处理指令——算术运算类指令
  9. 【ACM International Collegiate Programming Contest Gym-100814 C】Connecting Graph【并查集按秩合并】
  10. 苹果妙控鼠标二代(Magic Mouse 2 )如何连接到 Window 10系统
  11. PostgreSQL 跨数据库实例之间的数据访问
  12. 恒指交易如何先小亏,后而才是大赚!
  13. 跨考西北工业大学计算机专硕,西工大计算机专硕400+上岸学长经验分享
  14. ROS ,how to subscriber hark_msgs----hark-ros
  15. 联想thinkpad待机怎么唤醒_联想电脑睡眠无法唤醒_联想电脑睡眠怎么唤醒
  16. 用Python制作生日蛋糕、生日快乐,生日祝福代码
  17. 5寸android智能手机,5寸刚入门 六款巨屏安卓智能手机盘点
  18. stormzhang
  19. bugku---game1
  20. afterlogic webmail lite php,AfterLogic WebMail最新版任意文件包含 | CN-SEC 中文网

热门文章

  1. sublime linux 中文 版,Linux 下 Sublime Text 3 中文输入 (Debian 系通用)
  2. unity接入 微信登录sdk
  3. SE Block (Sequeze and Excitation)
  4. 基于ENVI的Landsat 7地表温度(LST)大气校正方法反演与地物温度分析
  5. 图中PNP型三极管发射极和基极为什么要加个100K(R21)的电阻?
  6. 国际象棋小麦python_python图形工具turtle绘制国际象棋棋盘
  7. 虚拟化:十大虚拟化最佳实践
  8. 常见算法在实际项目种的应用
  9. 采集卡属于计算机设备还是采集设备,显卡能做视频采集卡吗?
  10. 计算机考研作息时间表,985学长强力推荐考研作息时间表!