您好,非常感谢您的回复!

我详细描述一下我这边的测试情况,以方便您帮我们分析。

一、PCB情况:

我们这个产品实际使用的是DVI信号,TMDS181的输出端经过一小段PCB走线连接到DVI插座上作为产品的输出。下面是TMDS181部分的PCB布局。

其中TX0的输出眼图效果比TX1和TX2较好。所以我测试的是眼图最差的TX2(上图中黄色走线的)。

PCB板厂提供的测试报告中,这个差分线的差分特性阻抗为93.8欧。不知道-6欧姆的阻抗偏差能对这个眼图有多大影响?

二、产品的输出端眼图:

经过DVI输出插座后的眼图如下(测试时已经去掉了差分线上除了DVI插座以外的所有元件):

三、TMDS181芯片输出端眼图:

为了尽量排除PCB的阻抗影响,我在测试TMDS181输出端TX2眼图时,我拆除了TX2引脚对应的PCB连线,直接在TMDS181芯片的TX2输出端引脚上焊接了两个3mm长的细引线。然后分别连接两个50欧姆电阻到3.3V(2个100欧并联),以满足DVI眼图测试的需求(模拟接收端的50欧上拉电阻),测试PCB照片及眼图如下:

四、TMDS181输入端情况:

TMDS181输入信号是来自同一个PCB上的另外一个芯片。我们测试的信号时钟是162MHz,所以TMDS181应该已经工作在了Retimer模式。这个可以通过对比输入端和输出端的眼图来验证。我调整了那个芯片的输出信号的幅度和预加重设置,但是TMDS181的输出端信号眼图没有变化。TMDS181输入端的眼图是将TMDS181芯片拆除,然后在输入端的PCB走线上焊接两个50欧姆上拉电阻测试的。图形如下:

五、关于您的问题:

1、关于输入信号的时钟抖动我没有进行测试。但是由于TMDS181输入信号来自同一PCB的另一个芯片,并且输入信号信号数据的眼图虽然没有PASS,但是眼睛张开的还算比较开,所以我想时钟应该也不会太差。TMDS181对输入时钟的抖动有很严格的要求吗?

2、眼图的高度是正常的。测试时示波器测量的高度都在1000mV左右。上面的眼图图片中有VSWING的数据。

3、测试眼图时我使用了两个50欧姆的上拉电阻(模拟TMDS接收端的上拉阻抗匹配电阻)。我没有另外加100欧姆的匹配电阻。不过这个测试连接方式应该是正常的,因为我们使用这套设备测试过其他产品的信号是正常的,所以可以排除测试设备的问题。我们的DVI一致性测试时是没有加100欧姆匹配电阻的。如果测试一定需要这个100欧姆匹配电阻,我估计是探头中应该内置了。

六、目前的问题:

1、目前的问题是输出端眼图的这两个类似振铃的凹陷的产生原因是什么?

初步分析可能的原因:

1、由于配置或输入信号等原因,造成输出信号存在这种振铃。

2、由于我在输出端焊接的3mm的引线没有阻抗控制,造成的这种振铃。

请帮提供些建议或判断方法,来帮助我们找到真正的原因。

TMDS181是否可以自己产生测试码?这样也许可以帮助我们排除输入信号或配置的原因。

关于PCB阻抗设计和加工的控制,您能否给些建议。

谢谢!

眼图 非差分线_TMDS181 的眼图振铃问题相关推荐

  1. 眼图 非差分线_利用眼图解决USB在布线中的信号完整性问题

    EDA365欢迎您登录! 您需要 登录 才可以下载或查看,没有帐号?注册 x 本帖最后由 lifree 于 2020-2-5 14:37 编辑 2 ]3 p' D% B4 \  {/ n # V&am ...

  2. 眼图 非差分线_CAN FD 眼图模板测试

    序言 眼图模板测试广泛用于当今的串行总线应用.眼图通常源于示波器所有捕获位的无限持续叠加,用以显示这些位在何时有效.眼图可以综合显示系统物理层特征的总体质量,包括幅度变化.时序不确定因素 和偶发信号异 ...

  3. 眼图 非差分线_LVDS低电压差分信号简介

    LVDS低电压差分信号简介 1. 名词解释 1.1. 背景 随着数据传输速率越来越高,现在计算机系统中的数据传输接口基本上都串行化了,像USB.PCIe.SATA.DP等等外部总线将并行总线挤压到只剩 ...

  4. can差分线阻抗_为什么要进行阻抗匹配?

    原标题:为什么要进行阻抗匹配? 电子行业的工程师经常会遇到阻抗匹配问题.什么是阻抗匹配,为什么要进行阻抗匹配?本文带您一探究竟! 一.什么是阻抗 在电学中,常把对电路中电流所起的阻碍作用叫做阻抗.阻抗 ...

  5. can差分线阻抗_什么是差分线?三分钟看懂差分线!硬件工程师电路设计基础知识!...

    燚智能硬件开发大讲堂 用简单的语言,讲复杂的技术! 什么是差分线 差分线用通俗的话讲,用两条平行的.等长的走线传输相位差180度的同一信号. 说白了,就是一根线传输正信号,一根线传输负信号.正信号减去 ...

  6. USB2.0差分线设计

    USB2.0差分线设计 USB2.0协议定义由两根差分信号线(D .D-)传输高速数字信号,最高的传输速率为480 Mbps.差分信号线上的差分电压为400 mV,差分阻抗(Zdiff)为90(1±O ...

  7. 差分线传输的两台设备需要共地吗?RS485接口为什么要接地

    误区一 认为差分信号不需要地平面作为回流路径,或者认为差分走线彼此为对方提供回流途径.造成这种误区的原因是被表面现象迷惑,或者对高速信号传输的机理认识还不够深入.差分电路对于类似地弹以及其它可能存在于 ...

  8. 眼图形成理论研究(关于眼图的原理、基础及测量)

    1 眼图概述 1.1 串行数据的传输 由 于通讯技术发展的需要,特别是以太网技术的爆炸式应用和发展,使得电子系统从 传统的并行总线转为串行总线.串行信号种类繁多,如 PCI Express.SPI.U ...

  9. Cadence 16.6 Allegro差分线的蛇形走线

    目录 1. 差分线的单条线执行蛇形走线的方法 2. 差分线的两条线同时执行蛇形走线的方法 3. 总结 1. 差分线的单条线执行蛇形走线的方法 Route -> Delay Tune,鼠标单击差分 ...

最新文章

  1. overlay网络的优势
  2. newhope代码在vs2019的编译
  3. Fluid: 让大数据和 AI 拥抱云原生的一块重要拼图
  4. 杂项-公司:联邦快递百科-un
  5. mysql事务和锁InnoDB(转)
  6. instr函数 mysql_mysql数据库中查找字串出现的位置instr函数
  7. 设计模式 ( 十九) 中介者模式
  8. kettle 使用教程(入门)
  9. java同步器有哪些_java 同步器 Semaphore、
  10. 图解 FAT 文件系统之基础知识(一)
  11. android 覆盖虚拟按键,解决Android 虚拟按键遮住了页面内容的问题
  12. linux--常用命令
  13. 面向Instagram信息采集的网络爬虫
  14. The operation couldn't be completed.(LaunchServicesError error 0.)问题描述和解决方法
  15. MFC CString转ASCII字符串
  16. java计算机毕业设计政府人才机构在线考试系统2021源码+mysql数据库+系统+lw文档+部署
  17. STM32常用协议之串口通信详解
  18. 每日一句_《客中行》
  19. uniapp聊天页nvue开发踩坑记录
  20. 【上古秘籍】之Eclipse的秘籍

热门文章

  1. zabbix企业应用:通过SNMP和iDRAC监控DELL服务器硬件
  2. 新建文件夹和文件,并向文件中写入数据---------Android
  3. ASP.NET生成静态页面的简单实现
  4. Microsoft Deployment Toolkit 2008部署操作系统系列(一)
  5. linux下查看某个文件或目录占用磁盘空间的大小
  6. 洛谷P2585 [ZJOI2006]三色二叉树
  7. 使用NetronGraphLib类库开发Qfd质量屋编制工具
  8. 2DToolkit官方文档中文版打地鼠教程(一):初始设置
  9. Linux高级权限管理
  10. C# ?? 操作符示例