Cadence Allegro PCB设计88问解析(二) 之 Allegro中Artwork层复用(导入导出)
一个学习信号完整性仿真的layout工程师
因为每个人的习惯不同,所以在平常的设计中查看的光绘层是不同的,有助于自己快速的layout。但是在每次拿到别人的板子去改版或者重新设计时,都要添加自己习惯的光绘层,就比较麻烦。每次都要新建相应显示层,再添加相应的子层。所以今天整理一个相对简单的方法,按照下面的操作流程可以导出一个模板,以后只要把模板导入新的brd文件就可以了。
首先简单介绍添加光绘层的方法:
第一步:
在Allegro的PCB Editor的菜单下选择Artwork命令,会弹出我们Artwork Control Form也就是我们一般导出的gerber层,相应的操作如下图:
第二步:
再任意一个光绘层上右键点击,选择add,新建光绘层,添加名字,点击OK,这时就会多出添加好的光绘层,点击打开之后会显示相应的subclass,相应的操作如下图:
第三步:
这个光绘层中的子层,是允许我们自己去添加和删除的,在任意的子层上点击右键,选择Add,会弹出Subclass Selection,这时我们就可以选择相应的subclass下面添加要显示的层,然后点击OK,如果我们不想要子层,可以在相应的子层右键选择cut,就会删除此层,相应的操作如下图:
以上是自己新建光绘层的步骤,因为每个光辉层都包含不同的东西,所以每个都要自己重复添加,效率很低。
下面介绍把相应的光辉层导出一个模板:
第一步:
首先按照以上步骤把自己习惯查看的光绘层添加好,然后勾选select all,所有的光绘层被勾选,相应的操作如下图:
第二步:
在任意光绘层上右键选择Save all check,然后下方会提示Saved film setup file,表示导出模板成功,相应的操作如下图:
第三步:
查看刚才导出的FILM_SETUP.txt,软件是默认保存在brd文件的根目录下,点击Tools选择Utilities下面的File Manager,然后会弹出brd文件的根目录,可以查看到我们刚才导出的光绘层层叠文件,相应的操作如下图:
第四步:
打开新的brd文件,选择Artwork命令,然后点击Replace,会弹出相应的文件夹,这时要选择我们刚才导出的光绘层层叠文件,再点击打开,就可以把刚才的光绘添加进来了,相应的操作如下图:
以上操作流程主要是自己在工作中的使用,大家可能会有不同的方法
如有雷同或错误,希望各位大神留言指正,感谢!!!
Cadence Allegro PCB设计88问解析(二) 之 Allegro中Artwork层复用(导入导出)相关推荐
- Cadence Allegro PCB设计88问解析(四) 之 Allegro中快捷键Funckey与alias设置
一个学习信号完整性的layout工程师 Cadence Allegro是一款功能比较强大的软件,相比较其他的PCB设计软件来说,界面交互比较友好.其中的快捷键设置就是比较强大,我见过朋友完全使用快捷键 ...
- Cadence Allegro PCB设计88问解析(九) 之 Allegro中封装(footprint)3D模型添加
一个学习信号完整性的layout工程师 今天整理下PCB封装的3D 模型添加,此步骤并不是所有的公司使用,因为我们平常给器件添加一个实际的高度,就已经OK了.只不过我们在看整版的3D模型是,每个器件都 ...
- Cadence Allegro PCB设计88问解析(五) 之 Allegro中DXF的导入导出
一个学习信号完整性仿真的layout工程师 在进行PCB设计时,需要考虑结构要求,其要求就会体现在结构文件中.一般Allegro软件的结构文件为DXF.DXF文件中包含PCB板外形,定位孔位置大小.关 ...
- Cadence Allegro PCB设计88问解析(六) 之 Allegro中的XNet设置
一个学习信号完整性仿真的layout工程师 在我们的进行layout设计时,尤其是在一些差分走线上,经常会遇到串联电阻或者电容的情况,可能在信号速率不高或者spec要求不严格时,我们会忽略独立器件另一 ...
- Cadence Allegro PCB设计88问解析(十四) 之 Allegro中库路径设置方法
一个学习信号完整性的layout工程师 大家在进行Layout设计时,最重要就是导入网表,放入元器件,然后进行走线.那其中的元器件就是今天和大家分享的一点,不管是阻容感,还是各种IC.连接器都是有封装 ...
- Cadence Allegro PCB设计88问解析(十八) 之 Allegro中差分规则设置
一个学习信号完整性仿真的layout工程师 我们在进行layout设计时,进行会遇到差分信号的layout,像USB和HDMI等,是需要控制阻抗的,那么我们在走线的时候,也需要从电器规则和物理规则上设 ...
- Cadence allegro PCB 设计中,出零件位置图时,如何将丝印自动放在器件中心
第一:打cadence allegro软件时,要选如图的选项,一定要选alegro productivity toolbox 第二: allegro pcb设计 manufacture >La ...
- 多层高速PCB设计学习笔记(二)基本设计原则及EMC分析
系列文章目录 多层高速PCB设计学习(一)初探基本知识(附单层设计补充) 多层高速PCB设计学习笔记(二)基本设计原则及EMC分析 多层高速PCB设计学习笔记(三) GND的种类及PCB中GND布线实 ...
- lisp陡坎程序_(终稿)毕业论文设计_Autolisp在CAD二次开发中的应用.doc(最终版)最新版...
<毕业论文:Autolisp在CAD二次开发中的应用.doc>由会员分享,可免费在线阅读全文,更多与<(终稿)毕业论文设计_Autolisp在CAD二次开发中的应用.doc(最终版) ...
最新文章
- matlab 自动控制仿真,Matlab在自动控制系统建模与仿真中的应用
- linux 产生0~1之间的随机数
- ListCtrl::DeleteColumn的一点小经验
- 一款net平台软件之汉化
- 每天一个实用小技巧!归纳多个文件、批量修改文件名
- NB-IOT物联网平台是如何工作的
- redis异常处理篇(持续更新中...)
- gnome-shell 扩展
- 面向业务的企业元数据管理
- kettle 内存设置_Kettle大数据量转换报错ora-04030: 在尝试分配484字节时进程内存不足...
- 软件测试按照各种方式分类
- php爬虫框架使用案例QueryList,将数据爬到mysql数据库
- Mac OSX x86 10.4.6 安装小记(1)
- 原生html5时间组件,amazeui时间组件的实现示例
- 为Linux草根队加油
- Modern GMT Series:Slice in 3D View (三维切片图)
- CPU被挖矿,Redis竟是内鬼,
- nsn 网站研究分析
- 关于JavaScript框架介绍
- VMWare虚拟机扩展磁盘空间(扩充root根目录空间)