关于deepin系统安装design compiler的问题解答
关于deepin系统安装design compiler的问题解答
Design Compiler是Synopsys综合软件的核心产品。它提供约束驱动时序最优化,并支持众多的设计类型,把设计者的HDL描述综合成与工艺相关的门级设计;它能够从速度、面积和功耗等方面来优化组合电路和时序电路设计,并支持平直或层次化设计.
然而这个软件是基于Linux系统下面的,所以对于一些不经常接触Linux系统的小伙伴们来说,安装这个软件有一定的难度,尤其是在国产的deepin系统下面安装,网上的教程大多数都是在red hat系统或者是ubuntu的系统下面的,本文列出了 安装design compiler可能会遇到的问题的相应解决办法,redhat系统下面的安装可以参考
secreat data:034f 0000 4db0 0000 2fc0
mac:000c29e1c6fa
hostname:yanganhan
password:
1.sudo apt-get install yum
2.开启权限,新建文件
usr/synopsys/pt2016、dc2016、scl、license、installer
其中installer中放入安装文件:pt2016、dc2016、scl、installer3.2
(运行,解压出安装文件:./SynopsysInstaller3.2.run /usr/syonpsys/installer/installer3.2)
在etc/yum.repos.d/放入.repo源文件
3.sudo apt-get install -y lsb-base lsb-core
4.sudo apt-get install lsb
5.sudo apt-get install csh
6.安装:./installer X3——分别安装dc,scl,pt
7.破解
8(缺libtiff.so.3)
/usr/lib/i386-linux-gnu/(将libtiff.so.5复制一份改为libtiff.so.3)
sudo ln -s /usr/lib/i386-linux-gnu/libtiff.so.4 /usr/lib/i386-linux-gnu/libtiff.so.3
sudo ln -s /usr/lib/i386-linux-gnu/libtiff.so.5 /usr/lib/i386-linux-gnu/libtiff.so.3
9(缺libpng12.so.0)sudo apt-get install libpng12-0
10.lmstat -c /usr/synopsys/license/synopsys.dat
lmgrd -c /usr/synopsys/license/synopsys.dat
11(备用杀进程license maneger)lmdown -c /usr/synopsys/license/synopsys.dat
关于deepin系统安装design compiler的问题解答相关推荐
- linux无法运行sssverify,Synopsys Design Compiler在fedora Core 9下面的安装
首先转载下文.我是按照这个博文的步骤来的.我安装的平台是FC9,也是单机版安装的.但是我按照以下步骤安装之后,运行dc或者dv,都会出现 fatal: Design compiler is not e ...
- verilog case语句_浅谈Design Compiler -- Verilog语言结构到门级的映射
昨天的文章中,我们了解到Design Compiler(DC)作为Synopsys公司开发的一款用于电路综合的EDA工具,在全球数字电路市场去得了巨大的成功,它的设计初衷是将用Verilog HDL语 ...
- Tcl与Design Compiler (二)——DC综合与Tcl语法结构概述
本文如果有错,欢迎留言更正:此外,转载请标明出处 http://www.cnblogs.com/IClearner/ ,作者:IC_learner 1.逻辑综合的概述 synthesis = tra ...
- Design Compiler指南——后综合过程
本文我们着重讨论使用Design Compiler综合大型设计时要注意的一些问题,比如怎样调整综合方法,出现约束违反后怎样修正,怎样给不同的子模块作时序和负载预算,以及给整个设计在具体综合之前先作一个 ...
- Design Compiler指南——设计综合过程
在前面一章介绍完施加约束之后,接下来要做的工作就是将设计进行综合编译(compile),本文我们将主要讨论综合编译的过程.主要分为这样几个部分: 优化的三个阶段及其特点 编译的策略 编译层次化的设计 ...
- Design Compiler指南——施加设计约束
Design Compiler是一个约束驱动(constrain-driven)的综合工具,它的结果是与设计者施加的约束条件密切相关的.在本文里,我们主要讨论怎样给电路施加约束条件,这些约束主要包括- ...
- Design Compiler指南——预综合过程
预综合过程是指在综合过程之前的一些为综合作准备的步骤,包括Design Compiler的启动.设置各种库文件.创建启动脚本文件.读入设计文件.DC中的设计对象.各种模块的划分以及Verilog的编码 ...
- Design Compiler指南——概述和基本流程
综合是前端模块设计中的重要步骤之一,综合的过程是将行为描述的电路.RTL级的电路转换到门级的过程:Design Compiler是Synopsys公司用于做电路综合的核心工具,它可以方便地将HDL语言 ...
- Tcl与Design Compiler (十二)——综合后处理
本文如果有错,欢迎留言更正:此外,转载请标明出处 http://www.cnblogs.com/IClearner/ ,作者:IC_learner 概述 前面也讲了一些综合后的需要进行的一些工作,这 ...
最新文章
- 20. 有效的括号 golang 堆栈
- 现代软件工程 结对编程 (II) 电梯调度 算法和测试框架
- 【latex】最后一页 参考文献不平衡 左右不对齐
- [bug]微信小程序使用 scroll-view 和 box-shadow 引起页面抖动
- excel html modify,Modify excel cell
- python自动化学习_Python自动化学习笔记(二)
- 压缩感知 热身实验 OMP算法Python实现(详细代码注释)
- 手把手教你将小米手机刷机!
- 2018.11.05._PYTHN_DJANGO_CLASS 144~CLASS147
- 达芬奇导入gif(含 AE 和 PR)
- 金蝶K3案例教程存货核算后台配置
- 观《穹顶之下》一些思考
- 招聘移动全栈工程师(iOS 方向)
- 利用FME PythonCaller调用7z解压压缩包
- 网站性能优化解决方案
- 数据仓库分层存储技术揭秘
- 什么是浏览器跨访问操作,js如何实现
- MIT线性代数:4.矩阵A的LU分解
- [我可怜的诺基亚3110c!]
- gitbook 安装