411:Cadence使用—— Orcad Capture CIS原理图设计
Orcad Capture CIS原理图设计
- **注1**
- **注2**
- 0、Cadence软件安装
- 1、原理图工程创建
- 1.原理图创建与设置
- 2.器件库创建
- 2、元器件Symbol绘制
- 3、原理图绘制
- 4、资料输出
注1
本博文参照B站系列视频《使用Cadence17.2 OrCAD Allegro绘制小马哥DragonFly四轴飞行器(STM32F4主控)PCB四层板教程》整理得到;
注2
原作者专栏第一讲《第1讲、Cadence Allergo绘制小马哥DragonFly四轴飞行器PCB四层板教程简介》开始,本人以不同的形式进行记录,尊重原创,博文形式仅供学习,如有侵权,请第一时间联系!
0、Cadence软件安装
安装方法见另一篇博文《312:软件安装篇——Cadence Orcad Allegro安装/阿狸狗破戒大师方法BY 吴川斌》
1、原理图工程创建
- 从开始菜单打开Capture CIS
- 工具选择界面
初次打开可能会显示工具选择界面,选择OrCAD Capture CIS,并勾选Use as default,如果选错或者后续想更改原理图组件,可以在无工程打开时,从菜单栏File-Change Product重新选择;
- 开始界面图
- 创建New Design****
开始页面点击选择New Design图标创建New Design;
- 右键Design Resources,选择Save As…,重命名并选择保存目录,选择OK;
1.原理图创建与设置
- 原理图创建
点击DRAGONFLYV2_STUDY.DSN左边的**+** 展开,可以看到SCHEMATIC1和Design Cache,右键选择SCHEMATIC1,可以添加新的Page页或者重命名,可以根据需要添加原理图页;
- 原理图标题修改
打开任一原理图页,可以看到右下角有该原理图页的标题,尺寸,更新日期,版本,页码等,双击相应位置可对信息进行修改,也可以修改显示方式;(页码可以在之后统一修改,埋坑)
- 栅格显示设置
任意页面时选择菜单栏处的Options-Preferences-Grid Display,可以对相应参数进行设定;
2.器件库创建
右键选择Library-Add File建立如下器件库;
2、元器件Symbol绘制
- 创建新元器件
右键选择library1.olb-New Part;
弹出新部件属性页(New Part Properties),输入名称(Name)和部分参考前缀(Part Reference Prefix),PCB封装(PCB Footprint,可以先空着),点击OK进入;
图片右边的Draw Toolbar,红框内从上往下从右往左有颜色的图标依次是Place pin(引脚)/polyline(折线)/ellipse(椭圆)/elliptical arc(椭圆弧)/text(文本)/pin array(引脚数组)/line(线)/rectangle(矩形)/arc(弧线)/Bezier(贝塞尔曲线)/IEEE symbol(IEEE符号);
- 基础元器件绘制
基础元器件具体绘制方法参照视频第4讲、电阻、电容、电感、二极管等器件的原理图symbol绘制; - 选择Snap To gird
某些元器件不需要以一个栅格为单位,可以选择这个图标,变色为选中,光标不自动附着栅格端点,栅格间距参见前面的栅格显示设置;
- 元器件填充方法
1.先选择Draw Toolbar里的放置折线(Place polyline)或者其它形状;
2.调整形状;
3.选择Property Sheet选项卡Basic Attribute里的Fill Style-Solid; - 芯片绘制方法
1.直接绘制管脚;
2.使用excel复制管脚;
3.直接导入Excel中的管脚;
具体参见视频教程:第5讲、STM32、MPU9250等器件的绘制及文档教程:第5讲、STM32、MPU9250等器件的Symbol绘制; - 双向页连接符绘制
-留坑
3、原理图绘制
- 1.STM32F411最小系统原理图绘制
具体参见视频教程:第6讲、STM32F411最小系统原理图绘制
及文档教程:第6讲、STM32F411最小系统原理图绘制; - 元器件编辑更新
留坑 - 元器件重新标号
留坑
4、资料输出
- DRC检查
- BOM导出
- PDF导出
- 网表导出
留坑
411:Cadence使用—— Orcad Capture CIS原理图设计相关推荐
- Cadence 的 Orcad Capture CIS 使用鼠标右键的Show Footprint无法查看元件封装图的问题的解决方法
Cadence 的 Orcad Capture CIS 使用鼠标右键的Show Footprint无法查看元件封装图的问题的解决方法: 由于看见很多网上相关的文章中叙述通过修改capture.ini的 ...
- 【Cadence17.2】Capture CIS原理图设计
[Cadence17.2]Capture CIS原理图设计 新建原理图工程 原理图设计 放置元器件 电气连接线和连接点 网络标号.电源.地和端口 没有用到的引脚 新建原理图工程 点击File-> ...
- OrCAD Capture CIS 原理图绘制时Place Power(放置电源符号)中各个符号的区别
在OrCAD中绘制原理图时,点击Place Power或者快捷键F弹出窗口中有多个可选项 它们区别如下: CAPSYM库中的电源仅仅是一种符号,在电路中只表示链接的是一种电源,本身不具备电压值,但此类 ...
- 01、Cadence使用记录之新建工程与基础操作(原理图绘制:OrCAD Capture CIS)
01.Cadence使用记录之新建工程与基础操作(原理图绘制:OrCAD Capture CIS) 硕士学电磁场去了,写点博客记录下学习过程. 参考的教程是B站的视频:allegro软件入门视频教程全 ...
- Orcad Capture CIS
了解市面上常见的 CAD 设计软件 Protel Protel 99se.Altium Designer 比较低端,对电脑配置要求比较高 PADS 1.PADS Logic 2.PADS Layout ...
- cadence SPB17.4 - orcad - Capture CIS export BOM
cadence SPB17.4 - orcad - Capture CIS export BOM 文章目录 cadence SPB17.4 - orcad - Capture CIS export B ...
- 使用Ultra Librarian生成Cadence Allegro的PCB封装库和OrCAD Capture CIS的原理图库
一.生成Cadence Allegro的PCB封装库 1.1 从网上下载元器件的bxl文件(一般TI官网上比较齐全) 1.2 打开Ultra Librarian软件,Load Data打开bxl文件, ...
- Cadence OrCAD Capture CIS数据库和Altium Designer数据库的搭建与配置
[前言] Hello,大家好,今天星仔想跟大家分享Cadence OrCAD Capture CIS和Altium Designer本地数据库的搭建与配置,下面是系统和软件的版本信息: 1.操作系统: ...
- OrCAD Capture CIS 16.6 修改原理图的页面大小
OrCAD Capture CIS 16.6 打开需要修改的原理图. 菜单:Options > Schematic Page Properties... 看图操作... 转载于:https:// ...
最新文章
- SAP WM Storage Location Reference在项目实践中的使用
- ALB Ingress 发布,轻松应对云原生应用流量管理
- 亮剑吧,掏出你吃灰的单片机板子。
- 1、RN跨平台开发——环境搭建
- 大开眼界!终于等到这部每一帧都是壁纸的纪录片!
- 小程序返回上一页并传参
- PHP 常用设计模式 (转载)
- java位运算和字节编码(一)
- Gnome Tweak Tool 3.0.5发布
- 设计模式系列- 迭代器模式
- 拖后腿了吗?工信部称8兆以上宽带占比44.4%
- JDK源码如何启动编译
- 一杯茶的时间,上手 Django 框架开发
- ECMAScript
- 硬盘播放器和pc计算机,电脑可不可以用来当电影播放器用
- Kubernetes 基于Service的蓝绿发布
- 如何应对项目中的范围蔓延?
- Java校验身份证、手机号、银行卡号
- 微信公众号 苹果手机圆角失效
- odom协方差初始化
热门文章
- 华为认证考试需要准备什么
- Silvaco TCAD 2012(2014) 在Windows系统的安装教程
- 素描绘画中体积和空间感问题探讨
- curl命令使用digest方式验证用户
- linux 命令行检测鼠标事件
- 使用gparted工具扩充vmware UBUNTU虚拟机磁盘空间
- 质疑潘建伟量子计算机,“九章”量子计算优越性遭北大院士质疑 研究团队长文回应-科技-文章-小虾米...
- Hello Go(十九)、GoConvey测试框架
- CAD建筑制图教程之普通阳台绘制
- Computer Coin(CCN) 为元宇宙发展提供动力