从2011年的Sandy Bridge微架构处理器开始,现在支持AVX系列指令集的处理器越来越多了。本文探讨如何用VC编写检测AVX系列指令集的程序,并利用了先前的CPUIDFIELD方案。

一、AVX系列指令集简介

  SSE5 指令:SSE5 是一个纸面上的指令集,并没有最终实现,AMD 在 2007 年 8 月公布 SSE5 指令集规范,在 2009 年 5 月 AMD 推出了 XOP,FMA4 以及 CVT16 来取代 SSE5 指令。
  AVX 指令:2008 年 3 月 Intel 发布了 AVX(Advanced Vector Extensions)指令集规范,首次在 Sandy Bridge 微架构的处理器上使用。AMD 首次在 Bulldozer 微架构的处理器上加入 AVX 指令的支持。
  FMA 指令:FMA 指令是 AVX 指令集中的一部分,Intel 将在 2013 年的 Haswell 微架构处理器上使用。据说AMD将在2012年的Piledriver微架构处理器上支持FMA。
  XOP,FMA4 以及 CVT16 指令:AMD 在 2009 年 5 月发布了 XOP,FMA4 以及 CVT16 指令集规范,这些指令集取代了 SSE5 指令,在原有的 SSE5 指令基础上,使用了兼容 AVX 指令的设计方案重新进行了设计,因此,XOP,FMA4 以及 CVT16 在指令的编码方面是兼容于 AVX 的方案。这使得 AVX/FAM4/CVT16 指令与 AVX 指令同时存在,而不会产生冲突。AMD首次在 Bulldozer 微架构的处理器上使用。
  F16C 指令:F16C指令就是AMD的CVT16指令,Intel换了一个名称,随后AMD也接收了这一称呼。Intel 首次在 2012 年的 Ivy Bridge 微架构处理器上使用。
  AVX2 指令:2011 年 6 月,Intel 发布了 AVX2 指令集规范,将在 2013 年的 Haswell 微架构处理器上使用。

二、检测AVX、AVX2

2.1 应用程序如何检测AVX

  在Intel手册第一卷的“13.5 DETECTION OF AVX INSTRUCTIONS”中介绍了AVX指令集的检测办法,具体步骤为——
1) Detect CPUID.1:ECX.OSXSAVE[bit 27] = 1 (XGETBV enabled for application use)
2) Issue XGETBV and verify that XCR0[2:1] = ‘11b’ (XMM state and YMM state are enabled by OS).
3) detect CPUID.1:ECX.AVX[bit 28] = 1 (AVX instructions supported).
(Step 3 can be done in any order relative to 1 and 2)

  Intel还给出了汇编伪代码——

INT supports_AVX()
{   mov eax, 1  cpuid  and ecx, 018000000H  cmp ecx, 018000000H; check both OSXSAVE and AVX feature flags  jne not_supported  ; processor supports AVX instructions and XGETBV is enabled by OS  mov ecx, 0; specify 0 for XCR0 register  XGETBV ; result in EDX:EAX  and eax, 06H  cmp eax, 06H; check OS has enabled both XMM and YMM state support  jne not_supported  mov eax, 1  jmp done
NOT_SUPPORTED:  mov eax, 0
done:  

  解释一下它的检测步骤——
1) 检测CPUID.1:ECX.OSXSAVE[bit 27] = 1。该位为1表示操作系统支持XSAVE系列指令,于是在应用程序中可以使用XGETBV等XSAVE系列指令。
2) 使用XGETBV指令获取XCR0寄存器的值,并检查第1位至第2位是否都为1。即检查操作系统是否支持XMM和YMM状态。
3) 检测CPUID.1:ECX.OSXSAVE[bit 27] = 1。该位为1表示硬件支持AVX指令集。

  XCR0叫做XFEATURE_ENABLED_MASK寄存器,它是一个64位寄存器。它的第0位是x87 FPU/MMX状态,第1位是XMM状态,第2位是YMM状态。如果操作系统支持AVX指令集,它就会将XMM和YMM状态均置为1。详见Intel手册第3卷的“2.6 EXTENDED CONTROL REGISTERS (INCLUDING XCR0)”——

  AMD对XCR0寄存器做了扩展,第62位是LWP状态。详见AMD手册第3卷的“11.5.2 XFEATURE_ENABLED_MASK”——

2.2 应用程序如何检测AVX2

  在《Intel® Architecture Instruction Set Extensions Programming Reference》的“2.2.3 Detection of AVX2”中介绍了AVX2指令集的检测方法和汇编伪代码,摘录如下——

Hardware support for AVX2 is indicated by CPUID.(EAX=07H,ECX=0H):EBX.AVX2[bit 5]=1.
Application Software must identify that hardware supports AVX as explained in Section 2.2, after that it must also detect support for AVX2 by checking
CPUID.(EAX=07H, ECX=0H):EBX.AVX2[bit 5]. The recommended pseudocode sequence for detection of AVX2 is:
----------------------------------------------------------------------------------------
INT supports_avx2()
{   ; result in eax  mov eax, 1  cpuid  and ecx, 018000000H  cmp ecx, 018000000H; check both OSXSAVE and AVX feature flags  jne not_supported  ; processor supports AVX instructions and XGETBV is enabled by OS  mov eax, 7  mov ecx, 0  cpuid  and ebx, 20H  cmp ebx, 20H; check AVX2 feature flags  jne not_supported  mov ecx, 0; specify 0 for XFEATURE_ENABLED_MASK register  XGETBV; result in EDX:EAX  and eax, 06H  cmp eax, 06H; check OS has enabled both XMM and YMM state support  jne not_supported  mov eax, 1  jmp done
NOT_SUPPORTED:  mov eax, 0
done:
}  

  可以看出,它是通过三个步奏来检查AVX2指令集的——
1) 使用cpuid指令的功能1,检测OSXSAVE和AVX标志。
2) 使用cpuid指令的功能7,检测AVX2标志。
3) 使用XGETBV指令获取XCR0寄存器的值,判断操作系统是否支持XMM和YMM状态。

2.3 如何获取XCR0寄存器的值

  官方推荐使用XGETBV指令来获取XCR0寄存器的值。输入寄存器是ECX,是XCR系列寄存器的索引,对于XCR0来说应填0。输出寄存器是EDX和EAX,分别是高32位和低32位。
  XGETBV指令是在任何访问级别均可调用的指令,即在Ring3的应用程序层也可使用XGETBV指令。
  虽然应用程序层可以使用XGETBV指令,但在实际使用时会遇到问题。这是因为XGETBV是最近才出现的指令,大多数编译器还不支持XGETBV指令。
  该怎么办呢?

  cpuid的0Dh号功能(Processor Extended State Enumeration)就是为这种情况设计的。当使用功能号0Dh、子功能号0调用cpuid指令时,返回的EDX和EAX就是XCR0的值。

2.4 编写检测函数

  前面我们看到了Intel的检测AVX与AVX2的汇编伪代码。虽然将其直接翻译为VC中的内嵌汇编并不复杂,但存在两个问题——
1. VC在x64平台不支持内嵌汇编;
2. 使用不方便。它比较适合在编写汇编代码时使用,但对于C语言程序来说,我们希望能以更好的方式组织代码。

  这时可以参考先前的simd_sse_level函数的设计,函数的返回值是操作系统对AVX指令集的支持级别,还提供一个指针参数来接收硬件对AVX指令集的支持级别。于是,定义了这些常数——

#define SIMD_AVX_NONE 0 // 不支持
#define SIMD_AVX_1 1 // AVX
#define SIMD_AVX_2 2 // AVX2

  我们可以利用先前的CPUIDFIELD方案来简化检测代码的编写。先定义好相关的常数——

#define CPUF_AVX CPUIDFIELD_MAKE(1,0,2,28,1)
#define CPUF_AVX2 CPUIDFIELD_MAKE(7,0,1,5,1)
#define CPUF_XSAVE CPUIDFIELD_MAKE(1,0,2,26,1)
#define CPUF_OSXSAVE CPUIDFIELD_MAKE(1,0,2,27,1)
#define CPUF_XFeatureSupportedMaskLo CPUIDFIELD_MAKE(0xD,0,0,0,32)

  在编写具体的检测代码时,没必要拘泥于官方的那三个步骤,可以先检查硬件支持性,然后再检查操作系统支持性。函数代码如下——

int simd_avx_level(int* phwavx)
{  int rt = SIMD_AVX_NONE; // result// check processor supportif (0!=getcpuidfield(CPUF_AVX))  {  rt = SIMD_AVX_1;  if (0!=getcpuidfield(CPUF_AVX2))  {  rt = SIMD_AVX_2;  }  }  if (NULL!=phwavx)   *phwavx=rt;  // check OS supportif (0!=getcpuidfield(CPUF_OSXSAVE)) // XGETBV enabled for application use.{  UINT32 n = getcpuidfield(CPUF_XFeatureSupportedMaskLo); // XCR0: XFeatureSupportedMask register.if (6==(n&6))   // XCR0[2:1] = ‘11b’ (XMM state and YMM state are enabled by OS).{  return rt;  }  }  return SIMD_AVX_NONE;
}  

三、检测F16C、FMA、FMA4、XOP

  
  在《Intel® Architecture Instruction Set Extensions Programming Reference》的“2.2.1 Detection of FMA”中介绍了FMA指令的检测方法和汇编伪代码,摘录如下——

Hardware support for FMA is indicated by CPUID.1:ECX.FMA[bit 12]=1.
Application Software must identify that hardware supports AVX as explained in Section 2.2, after that it must also detect support for FMA by CPUID.1:ECX.FMA[bit 12]. The recommended pseudocode sequence for detection of FMA is:
----------------------------------------------------------------------------------------
INT supports_fma()
{   ; result in eax  mov eax, 1  cpuid  and ecx, 018001000H  cmp ecx, 018001000H; check OSXSAVE, AVX, FMA feature flags  jne not_supported  ; processor supports AVX,FMA instructions and XGETBV is enabled by OS  mov ecx, 0; specify 0 for XFEATURE_ENABLED_MASK register  XGETBV; result in EDX:EAX  and eax, 06H  cmp eax, 06H; check OS has enabled both XMM and YMM state support  jne not_supported  mov eax, 1  jmp done
NOT_SUPPORTED:  mov eax, 0
done:
}
-------------------------------------------------------------------------------
Note that FMA comprises 256-bit and 128-bit SIMD instructions operating on YMM states. 

  可以看出上面的代码与AVX2的检测代码很相似,只是多了对FMA标志位的检查。
  所以我们可以将其分解为两个步骤,先调用simd_avx_level检查AVX的支持性,然后再调用getcpuidfield检查硬件是否支持FMA,即这样的代码——

if (simd_avx_level(NULL)>0)
{  if (getcpuidfield(CPUF_FMA))  {  支持FMA  }
}  

  这样就只需定义F16C、FMA、FMA4、XOP的常数就够了——

#define CPUF_F16C CPUIDFIELD_MAKE(1,0,2,29,1)
#define CPUF_FMA CPUIDFIELD_MAKE(1,0,2,12,1)
#define CPUF_FMA4 CPUIDFIELD_MAKE(0x80000001,0,2,16,1)
#define CPUF_XOP CPUIDFIELD_MAKE(0x80000001,0,2,11,1)

四、全部代码

  全部代码——

#include <windows.h>
#include <stdio.h>
#include <conio.h>
#include <tchar.h>#if _MSC_VER >=1400 // VC2005才支持intrin.h
#include <intrin.h> // 所有Intrinsics函数
#else
#include <emmintrin.h>  // MMX, SSE, SSE2
#endif// CPUIDFIELD
typedef INT32 CPUIDFIELD;#define  CPUIDFIELD_MASK_POS    0x0000001F  // 位偏移. 0~31.
#define  CPUIDFIELD_MASK_LEN    0x000003E0  // 位长. 1~32
#define  CPUIDFIELD_MASK_REG    0x00000C00  // 寄存器. 0=EAX, 1=EBX, 2=ECX, 3=EDX.
#define  CPUIDFIELD_MASK_FIDSUB 0x000FF000  // 子功能号(低8位).
#define  CPUIDFIELD_MASK_FID    0xFFF00000  // 功能号(最高4位 和 低8位).#define CPUIDFIELD_SHIFT_POS    0
#define CPUIDFIELD_SHIFT_LEN    5
#define CPUIDFIELD_SHIFT_REG    10
#define CPUIDFIELD_SHIFT_FIDSUB 12
#define CPUIDFIELD_SHIFT_FID    20#define CPUIDFIELD_MAKE(fid,fidsub,reg,pos,len) (((fid)&0xF0000000) \| ((fid)<<CPUIDFIELD_SHIFT_FID & 0x0FF00000) \| ((fidsub)<<CPUIDFIELD_SHIFT_FIDSUB & CPUIDFIELD_MASK_FIDSUB) \| ((reg)<<CPUIDFIELD_SHIFT_REG & CPUIDFIELD_MASK_REG) \| ((pos)<<CPUIDFIELD_SHIFT_POS & CPUIDFIELD_MASK_POS) \| (((len)-1)<<CPUIDFIELD_SHIFT_LEN & CPUIDFIELD_MASK_LEN) \)
#define CPUIDFIELD_FID(cpuidfield)  ( ((cpuidfield)&0xF0000000) | (((cpuidfield) & 0x0FF00000)>>CPUIDFIELD_SHIFT_FID) )
#define CPUIDFIELD_FIDSUB(cpuidfield)   ( ((cpuidfield) & CPUIDFIELD_MASK_FIDSUB)>>CPUIDFIELD_SHIFT_FIDSUB )
#define CPUIDFIELD_REG(cpuidfield)  ( ((cpuidfield) & CPUIDFIELD_MASK_REG)>>CPUIDFIELD_SHIFT_REG )
#define CPUIDFIELD_POS(cpuidfield)  ( ((cpuidfield) & CPUIDFIELD_MASK_POS)>>CPUIDFIELD_SHIFT_POS )
#define CPUIDFIELD_LEN(cpuidfield)  ( (((cpuidfield) & CPUIDFIELD_MASK_LEN)>>CPUIDFIELD_SHIFT_LEN) + 1 )// 取得位域
#ifndef __GETBITS32
#define __GETBITS32(src,pos,len)    ( ((src)>>(pos)) & (((UINT32)-1)>>(32-len)) )
#endif#define CPUF_SSE4A  CPUIDFIELD_MAKE(0x80000001,0,2,6,1)
#define CPUF_AES    CPUIDFIELD_MAKE(1,0,2,25,1)
#define CPUF_PCLMULQDQ  CPUIDFIELD_MAKE(1,0,2,1,1)#define CPUF_AVX    CPUIDFIELD_MAKE(1,0,2,28,1)
#define CPUF_AVX2   CPUIDFIELD_MAKE(7,0,1,5,1)
#define CPUF_OSXSAVE    CPUIDFIELD_MAKE(1,0,2,27,1)
#define CPUF_XFeatureSupportedMaskLo    CPUIDFIELD_MAKE(0xD,0,0,0,32)
#define CPUF_F16C   CPUIDFIELD_MAKE(1,0,2,29,1)
#define CPUF_FMA    CPUIDFIELD_MAKE(1,0,2,12,1)
#define CPUF_FMA4   CPUIDFIELD_MAKE(0x80000001,0,2,16,1)
#define CPUF_XOP    CPUIDFIELD_MAKE(0x80000001,0,2,11,1)// SSE系列指令集的支持级别. simd_sse_level 函数的返回值。
#define SIMD_SSE_NONE   0   // 不支持
#define SIMD_SSE_1  1   // SSE
#define SIMD_SSE_2  2   // SSE2
#define SIMD_SSE_3  3   // SSE3
#define SIMD_SSE_3S 4   // SSSE3
#define SIMD_SSE_41 5   // SSE4.1
#define SIMD_SSE_42 6   // SSE4.2const char* simd_sse_names[] = {"None","SSE","SSE2","SSE3","SSSE3","SSE4.1","SSE4.2",
};// AVX系列指令集的支持级别. simd_avx_level 函数的返回值。
#define SIMD_AVX_NONE   0   // 不支持
#define SIMD_AVX_1  1   // AVX
#define SIMD_AVX_2  2   // AVX2const char* simd_avx_names[] = {"None","AVX","AVX2"
};char szBuf[64];
INT32 dwBuf[4];#if defined(_WIN64)
// 64位下不支持内联汇编. 应使用__cpuid、__cpuidex等Intrinsics函数。
#else
#if _MSC_VER < 1600 // VS2010\. 据说VC2008 SP1之后才支持__cpuidex
void __cpuidex(INT32 CPUInfo[4], INT32 InfoType, INT32 ECXValue)
{if (NULL==CPUInfo)  return;_asm{// load. 读取参数到寄存器mov edi, CPUInfo;   // 准备用edi寻址CPUInfomov eax, InfoType;mov ecx, ECXValue;// CPUIDcpuid;// save. 将寄存器保存到CPUInfomov [edi], eax;mov [edi+4], ebx;mov [edi+8], ecx;mov [edi+12], edx;}
}
#endif  // #if _MSC_VER < 1600  // VS2010\. 据说VC2008 SP1之后才支持__cpuidex#if _MSC_VER < 1400 // VC2005才支持__cpuid
void __cpuid(INT32 CPUInfo[4], INT32 InfoType)
{__cpuidex(CPUInfo, InfoType, 0);
}
#endif  // #if _MSC_VER < 1400  // VC2005才支持__cpuid#endif  // #if defined(_WIN64)// 根据CPUIDFIELD从缓冲区中获取字段.
UINT32  getcpuidfield_buf(const INT32 dwBuf[4], CPUIDFIELD cpuf)
{return __GETBITS32(dwBuf[CPUIDFIELD_REG(cpuf)], CPUIDFIELD_POS(cpuf), CPUIDFIELD_LEN(cpuf));
}// 根据CPUIDFIELD获取CPUID字段.
UINT32  getcpuidfield(CPUIDFIELD cpuf)
{INT32 dwBuf[4];__cpuidex(dwBuf, CPUIDFIELD_FID(cpuf), CPUIDFIELD_FIDSUB(cpuf));return getcpuidfield_buf(dwBuf, cpuf);
}// 取得CPU厂商(Vendor)
//
// result: 成功时返回字符串的长度(一般为12)。失败时返回0。
// pvendor: 接收厂商信息的字符串缓冲区。至少为13字节。
int cpu_getvendor(char* pvendor)
{INT32 dwBuf[4];if (NULL==pvendor)  return 0;// Function 0: Vendor-ID and Largest Standard Function__cpuid(dwBuf, 0);// save. 保存到pvendor*(INT32*)&pvendor[0] = dwBuf[1];    // ebx: 前四个字符*(INT32*)&pvendor[4] = dwBuf[3];    // edx: 中间四个字符*(INT32*)&pvendor[8] = dwBuf[2];    // ecx: 最后四个字符pvendor[12] = '\0';return 12;
}// 取得CPU商标(Brand)
//
// result: 成功时返回字符串的长度(一般为48)。失败时返回0。
// pbrand: 接收商标信息的字符串缓冲区。至少为49字节。
int cpu_getbrand(char* pbrand)
{INT32 dwBuf[4];if (NULL==pbrand)   return 0;// Function 0x80000000: Largest Extended Function Number__cpuid(dwBuf, 0x80000000);if (dwBuf[0] < 0x80000004)  return 0;// Function 80000002h,80000003h,80000004h: Processor Brand String__cpuid((INT32*)&pbrand[0], 0x80000002);    // 前16个字符__cpuid((INT32*)&pbrand[16], 0x80000003);   // 中间16个字符__cpuid((INT32*)&pbrand[32], 0x80000004);   // 最后16个字符pbrand[48] = '\0';return 48;
}// 是否支持MMX指令集
BOOL    simd_mmx(BOOL* phwmmx)
{const INT32 BIT_D_MMX = 0x00800000; // bit 23BOOL    rt = FALSE; // resultINT32 dwBuf[4];// check processor support__cpuid(dwBuf, 1);  // Function 1: Feature Informationif ( dwBuf[3] & BIT_D_MMX ) rt=TRUE;if (NULL!=phwmmx)   *phwmmx=rt;// check OS supportif ( rt ){
#if defined(_WIN64)// VC编译器不支持64位下的MMX。rt=FALSE;
#else__try {_mm_empty();    // MMX instruction: emms}__except (EXCEPTION_EXECUTE_HANDLER){rt=FALSE;}
#endif  // #if defined(_WIN64)}return rt;
}// 检测SSE系列指令集的支持级别
int simd_sse_level(int* phwsse)
{const INT32 BIT_D_SSE = 0x02000000; // bit 25const INT32 BIT_D_SSE2 = 0x04000000;    // bit 26const INT32 BIT_C_SSE3 = 0x00000001;    // bit 0const INT32 BIT_C_SSSE3 = 0x00000100;   // bit 9const INT32 BIT_C_SSE41 = 0x00080000;   // bit 19const INT32 BIT_C_SSE42 = 0x00100000;   // bit 20int rt = SIMD_SSE_NONE; // resultINT32 dwBuf[4];// check processor support__cpuid(dwBuf, 1);  // Function 1: Feature Informationif ( dwBuf[3] & BIT_D_SSE ){rt = SIMD_SSE_1;if ( dwBuf[3] & BIT_D_SSE2 ){rt = SIMD_SSE_2;if ( dwBuf[2] & BIT_C_SSE3 ){rt = SIMD_SSE_3;if ( dwBuf[2] & BIT_C_SSSE3 ){rt = SIMD_SSE_3S;if ( dwBuf[2] & BIT_C_SSE41 ){rt = SIMD_SSE_41;if ( dwBuf[2] & BIT_C_SSE42 ){rt = SIMD_SSE_42;}}}}}}if (NULL!=phwsse)   *phwsse=rt;// check OS support__try {__m128 xmm1 = _mm_setzero_ps(); // SSE instruction: xorpsif (0!=*(int*)&xmm1)    rt = SIMD_SSE_NONE; // 避免Release模式编译优化时剔除上一条语句}__except (EXCEPTION_EXECUTE_HANDLER){rt = SIMD_SSE_NONE;}return rt;
}// 检测AVX系列指令集的支持级别.
int simd_avx_level(int* phwavx)
{int rt = SIMD_AVX_NONE; // result// check processor supportif (0!=getcpuidfield(CPUF_AVX)){rt = SIMD_AVX_1;if (0!=getcpuidfield(CPUF_AVX2)){rt = SIMD_AVX_2;}}if (NULL!=phwavx)   *phwavx=rt;// check OS supportif (0!=getcpuidfield(CPUF_OSXSAVE)) // XGETBV enabled for application use.{UINT32 n = getcpuidfield(CPUF_XFeatureSupportedMaskLo); // XCR0: XFeatureSupportedMask register.if (6==(n&6))   // XCR0[2:1] = ‘11b’ (XMM state and YMM state are enabled by OS).{return rt;}}return SIMD_AVX_NONE;
}int _tmain(int argc, _TCHAR* argv[])
{int i;//__cpuidex(dwBuf, 0,0);//__cpuid(dwBuf, 0);//printf("%.8X\t%.8X\t%.8X\t%.8X\n", dwBuf[0],dwBuf[1],dwBuf[2],dwBuf[3]);cpu_getvendor(szBuf);printf("CPU Vendor:\t%s\n", szBuf);cpu_getbrand(szBuf);printf("CPU Name:\t%s\n", szBuf);BOOL bhwmmx;    // 硬件支持MMX.BOOL bmmx;  // 操作系统支持MMX.bmmx = simd_mmx(&bhwmmx);printf("MMX: %d\t// hw: %d\n", bmmx, bhwmmx);int nhwsse; // 硬件支持SSE.int nsse;   // 操作系统支持SSE.nsse = simd_sse_level(&nhwsse);printf("SSE: %d\t// hw: %d\n", nsse, nhwsse);for(i=1; i<sizeof(simd_sse_names)/sizeof(simd_sse_names[0]); ++i){if (nhwsse>=i)  printf("\t%s\n", simd_sse_names[i]);}// test SSE4A/AES/PCLMULQDQprintf("SSE4A: %d\n", getcpuidfield(CPUF_SSE4A));printf("AES: %d\n", getcpuidfield(CPUF_AES));printf("PCLMULQDQ: %d\n", getcpuidfield(CPUF_PCLMULQDQ));// test AVXint nhwavx; // 硬件支持AVX.int navx;   // 操作系统支持AVX.navx = simd_avx_level(&nhwavx);printf("AVX: %d\t// hw: %d\n", navx, nhwavx);for(i=1; i<sizeof(simd_avx_names)/sizeof(simd_avx_names[0]); ++i){if (nhwavx>=i)  printf("\t%s\n", simd_avx_names[i]);}// test F16C/FMA/FMA4/XOPprintf("F16C: %d\n", getcpuidfield(CPUF_F16C));printf("FMA: %d\n", getcpuidfield(CPUF_FMA));printf("FMA4: %d\n", getcpuidfield(CPUF_FMA4));printf("XOP: %d\n", getcpuidfield(CPUF_XOP));return 0;
}

  在以下编译器中成功编译——
VC6(32位)
VC2003(32位)
VC2005(32位)
VC2010(32位、64位)

五、测试

  在64位的win7中运行“x64\Release\getcpuidfield_2010.exe”,运行效果——

  利用cmdarg_ui运行“Debug\getcpuidfield.exe”,顺便测试WinXP与VC6——

参考文献——
《Intel® 64 and IA-32 Architectures Software Developer’s Manual Combined Volumes:1, 2A, 2B, 2C, 3A, 3B, and 3C》. May 2012. http://www.intel.com/content/www/us/en/processors/architectures-software-developer-manuals.html
《Intel® Architecture Instruction Set Extensions Programming Reference》. FEBRUARY 2012. http://software.intel.com/file/41604
《Intel® Processor Identification and the CPUID Instruction》. April 2012. http://developer.intel.com/content/www/us/en/processors/processor-identification-cpuid-instruction-note.html
《AMD64 Architecture Programmer’s Manual Volume 3: General Purpose and System Instructions》. December 2011. http://support.amd.com/us/Processor_TechDocs/24594_APM_v3.pdf
《AMD CPUID Specification》. September 2010. http://support.amd.com/us/Embedded_TechDocs/25481.pdf
《x86 architecture CPUID》. http://www.sandpile.org/x86/cpuid.htm
《Haswell New Instruction Descriptions Now Available! 》. Mark Buxton. http://software.intel.com/en-us/blogs/2011/06/13/haswell-new-instruction-descriptions-now-available/
[IDF2012]ARCS002《Introduction to the upcoming Intel® Advanced Vector Extensions 2 (Intel® AVX2)》. 王有伟, Henry Ou. 2012-4.
[IDF2012]ARCS002《即将推出的英特尔® 高级矢量扩展指令集2(英特尔® AVX2)介绍》. 王有伟, Henry Ou. 2012-4.
《x86/x64 指令系统》. mik(邓志). http://www.mouseos.com/x64/default.html
《[x86]SIMD指令集发展历程表(MMX、SSE、AVX等)》. http://www.cnblogs.com/zyl910/archive/2012/02/26/x86_simd_table.html
《如何在各个版本的VC及64位下使用CPUID指令》. http://www.cnblogs.com/zyl910/archive/2012/05/21/vcgetcpuid.html
《[VC兼容32位和64位] 检查MMX和SSE系列指令集的支持级别》. http://www.cnblogs.com/zyl910/archive/2012/05/25/checksimd64.html
《[VC] CPUIDFIELD:CPUID字段的统一编号、读取方案。范例:检查SSE4A、AES、PCLMULQDQ指令》. http://www.cnblogs.com/zyl910/archive/2012/06/29/getcpuidfield.html
《[C#] cmdarg_ui:“简单参数命令行程序”的通用图形界面》. http://www.cnblogs.com/zyl910/archive/2012/06/19/cmdarg_ui.html

源码下载——
http://files.cnblogs.com/zyl910/checkavx.rar

转自:
https://blog.csdn.net/zyl910/article/details/7715558

[VC] 检测AVX系列指令集的支持级别(AVX、AVX2、F16C、FMA、FMA4、XOP)相关推荐

  1. 英特尔全部cpu列表_程序员大神Linus转投AMD:我希望英特尔的AVX 512指令集「去死」...

    机器之心报道 参与:泽南 「去死吧,AVX 512 指令集.」Linux 提出者林纳斯 · 托瓦兹(Linus Torvalds)说道. Linux 首席架构师,当今全球最著名程序员之一 Linus ...

  2. 【目标检测实验系列】使用yolov3 spp训练西工大遥感数据集NWPU VHR-10(包括如何将NWPU VHR-10转为VOC格式和yolov3 spp实验调试的详细步骤,且附上训练完的权重文件)

    目录 1. 文章主要内容 2. 西工大数据集转换为VOC格式数据集 2.1 VOC数据集结构 2.2 西工大数据集 2.3 转换格式 2.3.1 构建与VOC类似的数据集文件结构(文件夹名可以自定义) ...

  3. Android内存检测工具系列工具集

    Android内存检测工具系列工具集 Android关于内存的工具不少,灵活地选择工具就显得特别重要.在此特别推荐分享涵盖一定初步和定位能力的工具,可以让我们一步到位地分析问题,提升效率. 在此列举几 ...

  4. 使用Modernizr 检测HTML5和CSS3浏览器支持功能

    http://www.adobe.com/cn/devnet/dreamweaver/articles/using-modernizr.html 传统浏览器目前不会被完全取代,令你难以将最新的 CSS ...

  5. [转]浅谈浏览器插件检测 和自定义协议的支持

    前一阵子一直在折腾浏览器的插件检测和自定义协议的支持. 经过种种痛苦的折腾,算是对这一领域有了点浅显的认知.特此记录一下 一.背景知识 自定义协议:常用的协议有 http:// https://  f ...

  6. 目标检测方法系列:R-CNN, SPP, Fast R-CNN, Faster R-CNN, YOLO, SSD

    本文转载自: http://www.cnblogs.com/lillylin/p/6207119.html 目标检测方法系列--R-CNN, SPP, Fast R-CNN, Faster R-CNN ...

  7. anchor free 目标检测_《目标检测》系列之二:目标检测中的Anchor机制回顾

    前段时间,YOLOv4&v5大火,很多人忽视了yolov5在anchor上的一些细节变化,因此,本文从Faster RCNN着手,逐步分析SSD.YOLOv4&v5的anchor机制. ...

  8. [VT虚拟化驱动]安装DPC回调检测CPU对VT的支持

    文章目录 前言 一.驱动基本框架 二.安装DPC回调 三.检测CPU对VT的支持 本章代码 def.h: DriverEntry.cpp util.cpp 前言 对于VT的介绍网上有很多详细的介绍,这 ...

  9. 目标检测YOLO系列------YOLO简介

    目标检测YOLO系列------YOLO简介 1.为什么会出现YOLO算法 2.YOLO算法会逐渐成为目标检测的主流吗     YOLO以及各种变体已经广泛应用于目标检测算法所涉及到的方方面面,为了梳 ...

最新文章

  1. 网络爬虫(2)-- Java爬虫框架
  2. linux 无线 网桥,基于Linux无线网桥及无线网络设备驱动分析与研究
  3. typedef 深入剖析
  4. 记录一个相当好用的反编译工具下载地址
  5. 这份 Pandas 学习教程很不错,可在线运行
  6. jmeter判断值是否相等_jmeter beanshell判断响应的json值是否正确;
  7. 深入理解ARM体系架构(S3C6410)---lcd 显示图片
  8. Linux内核分析课程期中总结
  9. Atitit.故障排除系列---php 程序网站数据库错误排除流程
  10. hightec教程_如何用VectorCAST/C++做单元集成测试?
  11. c语言添加vmp保护代码,易语言使用vmp加壳保护程序
  12. dataset基本用法
  13. 深度学习一(PyTorch物体检测实战)
  14. labview温度采集系统,温度计正负范围内显示,附加温度预警操作部分(初学者~)
  15. 2021年1月12日Flash Player被禁用后的缓解办法(2021年6月更新)
  16. Nginx代理规则总结
  17. 《图解HTTP》摘录
  18. python 图片识别_Python—识别图片中的文字
  19. 通过css和js实现流星雨效果
  20. python 3 4j不是合法的_3 4j 是合法Python数字类型。

热门文章

  1. 使用声音传感器的Arduino控制的音乐喷泉
  2. 【Xilinx】如何根据芯片封装尺寸绘制3D模型
  3. 实战十四:基于线性回归预测环境空气质量 代码+数据
  4. 1718 Cos的多项式
  5. 致力共赢、共助产业升级新发展——回看中国首届泛工业品展
  6. judgement_mna_2016
  7. 认知机器人:相机校准
  8. W5500参考电路图
  9. CTP的交易指令类型
  10. 已解决idea连接数据库异常:Exception in thread “main“ com.mysql.jdbc.exceptions.jdbc4.MySQLSyntaxErrorException: