文章涉及资料:
① xc7z020clg400pkg.xlsx
② ug865-Zynq-7000-Pkg-Pinout.pdf

一、引脚描述
本文以xc7z020clg400为例进行说明。所有400个引脚如下图所示。

  1. User I/O Pins
  2. Configuration Pins

  3. Power/Ground Pins
  4. PS MIO Pins
  5. PS DDR Pins
  6. Analog to Digital Converter (XADC) Pins
  7. Multi-gigabit Serial Transceiver Pins (GTXE2 and GTPE2)
  8. Other Pins


    说明:引脚图中的BANK与ug585中的BANK0,1,2,3不是一回事,其中BANK500和BANK501均属于MIO。

二、MIO、EMIO和AXI_GPIO的关系
ZYNQ7000中与PS相连的引脚包含MIO、EMIO和AXI_GPIO三种类型。

  1. MIO直接挂在PS上,而EMIO与PL相连,PS通过PL调用EMIO。MIO共有54bit,EMIO共有64bit。MIO管脚是固定的,而EMIO需要通过管脚约束文件进行分配。MIO、EMIO管脚号均通过实际原理图查找。
  2. AXI_GPIO是通过AXI总线挂在PS上的GPIO,一般通过调用IP核实现,如PS通过AXI_Uartlite调用PL端资源。而EMIO在Block Design文件上表现为PS上的一个引出接口。

参考:https://mp.weixin.qq.com/s?__biz=MzI5ODQxMTI2Ng==&mid=2247492349&idx=1&sn=e9606f47722eae21e16a63a754c88365&chksm=eca49690dbd31f863b759690b9de76f89184e6ff59c4f267bdc98f62790e8ce58ef38d094d34&mpshare=1&scene=1&srcid=0913ZxKYQA9N5uvh9hRv2fsn&sharer_sharetime=1599957741580&sharer_shareid=a68c28545b348ee8de9f91797acd5514&key=e15af338f75799eee86361406f555def2acac5d90a741112a362e712c2f7b0227f5de830a78027200d5793404dccb66756d2b6e2ddb3c468472339d2c32b4f8b4a840286cc928417f35b169d060379e37cf5fde0f938a0216b4e38289997716348458e3625848bf6db82d27c4529b54e07a8c24d728297688c52326370f043e8&ascene=1&uin=OTkzNjYwODAx&devicetype=Windows+7+x64&version=62090538&lang=zh_CN&exportkey=AVtfGdoSjhvcCGE35dxrQC4%3D&pass_ticket=Fs5cdZ%2BLmaWcLPPE38Jin%2BH7MRGF9Gb5%2FoGhDQvLIDTAxMLvuQpLbJSLeVSAZn%2Fr&wx_header=0

ZYNQ-7的芯片引脚相关推荐

  1. GW48CK/PK2/PK/PK4 系统万能接插口与结构图信号/与芯片引脚对照表

    芯片引脚对照表 实验电路结构图 GW48系统使用注意项 a:闲置不用GW48系统时,必须关闭电源! ! ! b;在实验中,当选中某种模式后,要按一下右侧的复位键,以使系统进入该结构模式工作.注意此复位 ...

  2. altium designer芯片引脚间距规则过小

    AD中芯片的引脚间距过小(例如stm32这种MCU,引脚又细又密),违反了默认间距规则(如上图所示的16mil),而触发绿色的报错,但是我们又不能因噎废食,而把整个PCB规则间距改大.因此最好的解决方 ...

  3. 还在纠结芯片引脚需要加多大容值的电容吗?

    电容具有滤波的作用,应该是每个硬件工程师都具备的最基础的知识了.在一些芯片IO口,我们能看到0.1UF 100NF 4.7UF容值的滤波电容. 电容,一个小小的物料,其容值的选取往往在硬件电路设计以及 ...

  4. 使用Altium Designer10软件绘制芯片引脚图(以IC1114芯片为例)

    运用Altium Designer软件绘制IC1114-F48LQ芯片的原理图库,详细步骤如下: 第一步:在"文档"里新建一个文件夹,命名为"电子产品创新设计源文件&qu ...

  5. 识别芯片引脚号的方法

    谢谢百度网友百度网友172cae8 集成芯片引脚1脚实用识别方法: 方法一:当有一个最小的圆点时,相对应的脚是一脚,逆时针旋转排列顺序:方法二:当芯片上有半圆形小缺口时,缺口朝左时,左下方为一脚,在逆 ...

  6. esp12f ESP8266芯片引脚

    由于绘制ESP8266硬件电路的需要,首当其冲的就是需要知道其内部芯片引脚和ESP12F所对应的引脚 ESP12F模块外部引脚 ESP8266芯片引脚 硬件文档.ESP12F模组.ESP8266芯片均 ...

  7. Cadence Allegro 技巧实战视频之原理图符号-调整芯片引脚技巧

    Cadence Allegro 技巧实战视频之原理图符号-调整芯片引脚技巧 点击此处观看

  8. S32DS使用官方SDK建立工程后更改芯片引脚( 以S32K144为例 )

    S32DS 使用官方SDK建立工程后更改芯片引脚( 以S32K144为例 ) 1.新建工程 2.[Window]->[show viwe]->[other],输入[Component Li ...

  9. 如何认识网络变压器芯片引脚图及网络变压器外围BOB-SMITH电路

    华强盛电子导读:如何认识网络变压器芯片引脚图及网络变压器外围BOB-SMITH电路 下图,是一副典型的百兆网络变压器芯片引脚图,图左是RJ45网口,图右连接到PHY驱动芯片,我们要认识并理解到本副百兆 ...

  10. zynq中mgtx应用_Zynq7000系列之芯片引脚功能综述

    很多人做了很久的FPGA,知道怎么去给信号分配引脚,却对这些引脚的功能及其资源限制知之甚少:在第一章里对Zynq7000系列的系统框架进行了分析和论述,对Zynq7000系列的基本资源和概念有了大致的 ...

最新文章

  1. python pdf处理 图片_在Python中从PDF提取图像而无需重新采样?
  2. 在CentOS上搭建PHP服务器环境
  3. 30天了解30种技术系列---(1)现代web应用服务器-Express.js
  4. 英语语法---句子成分总结
  5. sqlserver数据库事务
  6. pg_config executable not found
  7. 海盗云商插件_推销自己的海盗猫王运营商
  8. 配置Log4j(非常具体)
  9. sql server management studio性能分析_如何分析一条SQL的性能
  10. 华为官方开启Mate 40系列预热:即将推出敬请期待
  11. Linux系统个性化设置
  12. linux ps 命令的结果中VSZ,RSS,STAT的含义和大小
  13. excel打印预览在哪里_别再浪费A4纸了,Excel按下这个键,一张纸可以打印全部表格内容...
  14. js保存网络图片至本地
  15. 机器人学导论学习笔记(持续更新)
  16. Unity--初识Live2D Cubism以及通过代码来实现Live2D模型的基本功能(二)
  17. post接口请求测试,通俗易懂
  18. 黄杏元《地理信息系统概论》考研复习考点精讲(二)
  19. 小孩孩子应用题计算机错误,为什么一二年级的孩子数学应用题总出错?家长该怎么办?...
  20. iPhone微信聊天记录误删怎么办?怎么恢复微信删除的记录

热门文章

  1. 如何在https协议下访问http等不安全的资源
  2. Node.js:fs文件模块的替代品fs-extra
  3. pku 2251 Dungeon Master 基本BFS
  4. 23-25-35岁北漂者的未来该如何规划?~转
  5. UML活动图与状态图
  6. 函数对称性常见公式_函数的各种对称性
  7. YOLO系列 --- YOLOV7算法(二):YOLO V7算法detect.py代码解析
  8. 推荐一个非常不错得网站——精品视频网
  9. 解决js小数加减法精确度问题
  10. 让Android Studio项目通过阿里云 代理加速下载依赖资源