第二篇  抗干扰3(部分)

3 提高敏感器件的抗干扰性能
提高敏感器件的抗干扰性能是指从敏感器件这边考虑尽量减少对干扰噪声
的拾取,以及从不正常状态尽快恢复的方法。
提高敏感器件抗干扰性能的常用措施如下:
(1)布线时尽量减少回路环的面积,以降低感应噪声。
(2)布线时,电源线和地线要尽量粗。除减小压降外,更重要的是降低耦
合噪声。
(3)对于单片机闲置的I/O口,不要悬空,要接地或接电源。其它IC的闲置
端在不改变系统逻辑的情况下接地或接电源。
(4)对单片机使用电源监控及看门狗电路,如:IMP809,IMP706,IMP813,
X25043,X25045等,可大幅度提高整个电路的抗干扰性能。
(5)在速度能满足要求的前提下,尽量降低单片机的晶振和选用低速数字
电路。
(6)IC器件尽量直接焊在电路板上,少用IC座。

第三篇  印制电路板的可靠性设计-去耦电容配置

在直流电源回路中,负载的变化会引起电源噪声。例如在数字电路中,当电路从一个状态转换为另一种状态时,就会在电源线上产生一个很大的尖峰电流,形成瞬变的噪声电压。配置去耦电容可以抑制因负载变化而产生的噪声,是印制电路板的可靠性设计的一种常规做法,配置原则如下:

●电源输入端跨接一个10~100uF的电解电容器,如果印制电路板的位置允许,采用100uF以上的电解电容器的抗干扰效果会更好。
●为每个集成电路芯片配置一个0.01uF的陶瓷电容器。如遇到印制电路板空间小而装不下时,可每4~10个芯片配置一个1~10uF钽电解电容器,这种器件的高频阻抗特别小,在500kHz~20MHz范围内阻抗小于1Ω,而且漏电流很小(0.5uA以下)。
●对于噪声能力弱、关断时电流变化大的器件和ROM、RAM等存储型器件,应在芯片的电源线(Vcc)和地线(GND)间直接接入去耦电容。
●去耦电容的引线不能过长,特别是高频旁路电容不能带引线。

第四篇  电磁兼容性和PCB设计约束(缺具体数据)

PCB布线对PCB的电磁兼容性影响很大,为了使PCB上的电路正常工作,应根据本文所述的约束条件来优化布线以及元器件/接头和某些IC所用去耦电路的布局

(一)、PCB材料的选择 
   通过合理选择PCB的材料和印刷线路的布线路径,可以做出对其它线路耦合低的传输线。当传输线导体间的距离d小于同其它相邻导体间的距离时,就能做到更低的耦合,或者更小的串扰(见《电子工程专辑》2000年第1期"应用指南")。
   设计之前,可根据下列条件选择最经济的PCB形式:
对EMC的要求
·印制板的密集程度
·组装与生产的能力
·CAD系统能力
·设计成本
·PCB的数量
·电磁屏蔽的成本

当采用非屏蔽外壳产品结构时,尤其要注意产品的整体成本/元器件封装/管脚样式、PCB形式、电磁场屏蔽、构造和组装),在许多情况下,选好合适的PCB形式可以不必在塑胶外壳里加入金属屏蔽盒。
   为了提高高速模拟电路和所有数字应用的抗扰性同时减少有害辐射,需要用到传输线技术。根据输出信号的转换情况,S-VCC、S-VEE及VEE-VCC之间的传输线需要表示出来,如图1所示。
   信号电流由电路输出级的对称性决定。对MOS而言IOL=IOH,而对TTL而言IOL>IOH.

功能/逻辑类型    ZO(Ω)
电源(典型值) <<10
ECL逻辑         50
TTL逻辑         100
HC(T)逻辑        200

表1:几种信号路径的传输线阻抗ZO。

逻辑器件类型和功能上的原因决定了传输线典型特征阻抗ZO,如表1所示。

图1:显示三种特定传输线的(数字)IC之间典型互联图
图2:IC去耦电路。
图3:正确的去耦电路块
表2:去耦电容Cdec..的推荐值。

逻辑电路噪声容限
(二)、信号线路及其信号回路

传送信号的线路要与其信号回路尽可能靠近,以防止这些线路包围的环路区域产生辐射,并降低环路感应电压的磁化系数。
   一般情况下,当两条线路间的距离等于线宽时,耦合系数大约为0.5到0.6,线路的有效自感应从1μH/m降到0.4-0.5μ H/m.
   这就意味着信号回路电流的40%到50%自由地就流向了PCB上其它线路。
   对两个(子)电路块间的每一块信号路径,无论是模拟的还是数字的,都可以用三种传输线来表示,如图1所示,其中阻抗可从表1得到。
   TTL逻辑电路由高电平向低电平转换时,吸收电流会大于电源电流以,在这种情况下,通常将传输线定义在Vcc和S之间,而不是VEE和S之间。通过采用铁氧体磁环可完全控制信号线和信号回路线上的电流。
   在平行导体情况下,传输线的特征阻抗会因为铁氧体而受到影响,而在同轴电缆的情况下,铁氧体只会对电缆的外部参数有影响。
   因此,相邻线路应尽可能细,而上下排列的则相反(通常距离小于1.5mm/双层板中环氧树脂的厚度)。布线应使每条信号线和它的信号回路尽可能靠近(信号和电源布线均适用)。如果传输线导体间耦合不够,可采用铁氧体磁环。

(三)、IC的去耦

通常IC仅通过电容来达到去耦的目的,因为电容并不理想,所以会产生谐振。在大于谐振频率时,电容表现得象个电感,这就意味着di/dt受到了限制。电容的值由IC管脚间允许的电源电压波动来决定,根据资深设计人员的实践经验,电压波动应小于信号线最坏状况下的噪声容限的25%,下面公式可计算出每种逻辑系列输出门电路的最佳去耦电容值:
  I=c·dV/dt
   表2给出了几种逻辑系列门电路在最坏情况下信号线噪声的容限,同时还给出每个输出级应加的去耦电容Cdec.的推荐值。

图4:PCB上环路的辐射

对快速逻辑电路来说,如果去耦电容含有很大串联电感(这种电感也许是由电容的结构、长的连接线或PCB的印制线路造成的),电容的值可能不再有用。这时则需要在尽可能靠近IC管脚的地方加入另外一个小陶瓷电容(100-100Pf),与"LF-"去耦电容并联。陶瓷电容的谐振频率(包括到IC电源管脚的线路长度)应高于逻辑电路的带宽[1/(π.τr)],其中,τr是逻辑电路中电压的上升时间。
   如果每个IC都有去耦电容,信号回路电流可选择最方便的路径,VEE或者VCC,这可以由传送信号的线路和电源线路间的互耦来决定。
   在两个去耦电容(每个IC一个)和电源线路形成的电感Ltrace之间,会形成串联谐振电路,这种谐振只可以发生在低频(<1MHz=或谐振电路的Q值较低(<2=的情况下。
   通过将高射频损耗扼流线圈串联在Vcc网络和要去耦的IC中,可使谐振频率保持在1MHz以下,如果射频损耗太低可通过并联或串联电阻来补偿(图2)。
   扼流线圈应该总是采用封闭的内芯,否则它会成为一个射频发射器或磁场铁感应器。

例如:1MHz*1μHz    Z1=6.28Ω  Rs=3.14Ω     Q<2 Rp=12.56Ω

大于谐振频率时,"传输线"的特征阻抗Z0(此时将IC的阻抗看作电源负载)等于:Z0 =(Ltrace/Cdecoupling)的平方根

去耦电容的串联电感和连接线路的电感对射频电源电流分配没有多大影响,比如采用了一个1μH扼流线圈的情况。但它仍然会决定IC电源管脚间的电压波动,表3给出了电源信噪容限为25%时,推荐的最大电感值Ltrace.根据图2所建议的去耦方法,两个IC间的传输线数量从3条减少到了1条(见图3)。
   因此,对每个IC采用适当的去耦方法:Lchoke+Cdec.电路块间就只需定义一条传输线。
   对于τr<3ns的高速逻辑电路,与去耦电容串联的全部电感必须要很低(见表3)。与电源管脚串联的50mm印制线路相当于一个50hH电感,与输出端的负载(典型值为50pF)一起决定了最小上升时间为3.2ns。如要求更快的上升时间,就必须缩短去耦电容的引脚。长度(最好无引脚)并缩短IC封装的引脚,例如可以用IC去耦电容,或最好采用将(电源)管脚在中间的IC与很小的3E间距(DIL)无引脚陶瓷电容相结合等方法来达到这一目的,也可以用带电源层和接地层的多层电路板。另外采用电源管脚在中间的SO封装还可得到进一步的改善。但是,使用快速逻辑电路时,应采用多层电路板。

(四)、根据辐射决定环路面积

无终点传输线的反射情况决定了线路的最大长度。由于对产品的EM辐射有强制性要求,因此环路区域的面积和线路长度都受到限制,如果采用非屏蔽外壳,这种限制将直接由PCB来实现。
   注意:如果在异步逻辑电路设计中采用串联端接负载,必须要注意会出现准稳性,特别是对称逻辑输入电路无法确定输入信号是高还是低,而且可能会导致非定义输出情况。

图3:正确的去耦电路块。

对于频域中的逻辑信号,频谱的电流幅度在超出逻辑信号带宽(=1/π.τr)的频率上与频率的平方成反比。用角频率表示,环路的辐射阻抗仍随频率平方成正比。因而可计算出最大的环路面积,它由时钟速率或重复速率、逻辑信号的上升时间或带宽以及时域的电流幅度决定。电流波形由电压波形决定,电流半宽时间约等于电压的上升时间。
  电流幅度可用角频率(=1/π.τr)表示为:  I(f)=2.I. τr/T
其中: I=为时域电流幅度;T=为时钟速率的倒数,即周期;
     τr为电压的上升时间,约等于电流半宽时间τH。
  从这一等式可计算出某种逻辑系列电路在某一时钟速率下最大环路面积,表5给出了相应的环路面积。最大环路面积由时钟速率、逻辑电路类型(=输出电流)和PCB上同时存在的开关环路数量n决定。
   如果所用的时钟速率超过30MHz,就必须要采用多层电路板,在这种情况下,环氧树脂的厚度与层数有关,在60至300μm之间。只有当PCB上的高速时钟信号的数量有限时,通过采用层到层的线路进行仔细布线,也可在双层板上得到可以接受的结果。
   注意:在这种情况下,如采用普通DIL封装,则会超过环路面积的限制,一定要有另外的屏蔽措施和适当的滤波。
   所有连接到其它面板及部件的连接头必须尽可能相互靠近放置,这样在电缆中传导的共模电流就不会流入PCB电路中的线路,另外,PCB上参考点间的电压降也无法激励(天线)电缆。
  为避免这种共模影响,必须使靠近接头的参考地和PCB上电路的接地层、接地网格或电路参考地隔开,如果可能,这些接地片应接到产品的金属外壳上。从这个接地片上,只有高阻器件如电感、电阻、簧片继电器和光耦合器可接在两个地之间。所有的接头要尽可能靠近放置,以防止外部电流流过PCB上的线路或参考地。

(五)、电缆及接头的正确选择
   电缆的选择由流过电缆的信号幅度和频率成分决定。对于位于产品外部的电缆来说,如果传送10kHz以上时钟速率的数据信号,则一定要用到屏蔽(产品要求),屏蔽部分应在电缆的两端连接到地(金属外壳产品),这样能确保对电场和磁场都进行屏蔽。
   如果用的是分开接地,则应连到"接头地"而不是"电路地"。
   如果时钟速率在10kHz到1MHz之间,并且逻辑电路的上升时间尽可能保持低,将可以得到80%以上的光覆盖或小于10Nh/m的转移阻抗。如果时钟速率超过1MHz时,就需要更好的屏蔽电缆。
   通常,除同轴电缆外,电缆的屏蔽不应用作为信号回路。
   通过在信号输入/输出和地/参考点之间串入无源滤波器以减少射频成分,可以不必采用高质量屏蔽和相应接头。好的屏蔽电缆应配备合适的连接头。

高速PCB设计指南系列(四)相关推荐

  1. 高速PCB设计指南系列(五)

    第一篇   改进电路设计规程提高可测试性 随着微型化程度不断提高,元件和布线技术也取得巨大发展,例如BGA外壳封装的高集成度的微型IC,以及导体之间的绝缘间距缩小到0.5mm,这些仅是其中的两个例子. ...

  2. 高速PCB设计指南系列(三)

    第一篇  高密度(HD)电路的设计 本文介绍,许多人把芯片规模的BGA封装看作是由便携式电子产品所需的空间限制的一个可行的解决方案,它同时满足这些产品更高功能与性能的要求.为便携式产品的高密度电路设计 ...

  3. 高速PCB设计指南(十三)

    PCB基本概念 1."层(Layer) "的概念     与字处理或其它许多软件中为实现图.文.色彩等的嵌套与合成而引入的"层"的概念有所同,Protel的&q ...

  4. 高速PCB设计指南(十一)

    第一篇  混合信号电路板的设计准则 模拟电路的工作依赖连续变化的电流和电压.数字电路的工作依赖在接收端根据预先定义的电压电平或门限对高电平或低电平的检测,它相当于判断逻辑状态的"真" ...

  5. 高速PCB设计指南(十)

    三. PowerPCB简介     PowerPCB是美国Innoveda公司软件产品.     PowerPCB能够使用户完成高质量的设计,生动地体现了电子设计工业界各方面的内容.其约束驱动的设计方 ...

  6. 高速PCB设计指南(十五)

    掌握IC封装的特性以达到最佳EMI抑制性能 将去耦电容直接放在IC封装内可以有效控制EMI并提高信号的完整性,本文从IC内部封装入手,分析EMI的来源.IC封装在EMI控制中的作用,进而提出11个有效 ...

  7. 高速PCB设计指南(十六)

    第二篇  实现PCB高效自动布线的设计技巧和要点 尽管现在的EDA工具很强大,但随着PCB尺寸要求越来越小,器件密度越来越高,PCB设计的难度并不小.如何实现PCB高的布通率以及缩短设计时间呢?本文介 ...

  8. 高速PCB设计指南(十四)

    信号隔离技术 信号隔离使数字或模拟信号在发送时不存在穿越发送和接收端之间屏障的电流连接.这允许发送和接收端外的地或基准电平之差值可以高达几千伏,并且防止了可能损害信号的不同地电位之间的环路电流.信号地 ...

  9. 高速pcb设计指南 1~8

    http://bbs.ednchina.com/FORUM_POST_15_21830_0.HTM 转载于:https://www.cnblogs.com/tureno/articles/270690 ...

最新文章

  1. php中自己写的类放哪里,class类 - ThinkPHP 3.2.3,我有一个class,应该放在哪里?
  2. 偏移量详解-源自csna 菜鸟飞人
  3. python有相关的证书可以考吗-python后端开发工程师考证试题
  4. 使用pt-slave-delay实现mysql的延迟备份
  5. boost::geometry::correct_closure用法的测试程序
  6. 设计模式(4)--AbstractFactory(抽象工厂模式)--创建型
  7. 快来围观一下JavaScript的Proxy
  8. false shell 判断_六、Shell流程控制-if判断语句
  9. 《你必须知道的.NET》,评价和推荐
  10. Vue.js 内部运行机制之总结 常见问题解答
  11. Springboot项目搭建(前端到数据库,超详细,附详细步骤截图)
  12. $.type 怎么精确判断对象类型的 --(源码学习2)
  13. 如何有效挖掘客户需求
  14. 生成pdf设置中文字体出错 \simsun.ttc' with 'Identity-H' is not recognized或者type of font{0} is not recognized
  15. ~《概率论》~联合分布与边际分布
  16. 海洋迅雷VIP帐号获取器
  17. 【Bug解决】 -1073740791 (0xC0000409)
  18. Android下拉状态栏快捷开关的添加
  19. 隐藏和isa :进化返祖以及白马非马(c++)
  20. 剑指Offer——滴滴笔试题+知识点总结

热门文章

  1. git入职第一天快速使用指南
  2. iphonex 序列号_iPhoneX怎么看序列号?苹果iPhoneX查看序列号的三种方法
  3. Linux下 “>/dev/null 2>1 “ 命令学习
  4. DPU网络开发SDK——DPDK(二)
  5. 不用PS也能设计出精美图片?这几个强大的在线设计网站了解一下~
  6. win10自带的输入法变成了繁体怎么改回来
  7. java计算机毕业设计即时高校信息发布系统源码+mysql数据库+系统+lw文档+部署
  8. 北部湾及涠洲岛海域潮汐和海平面特征
  9. Windows Mobile 5.0 认知篇
  10. 互联网思维的营销解读