PLL锁相环
1.locked信号:
这个信号是观察输入时钟是否锁定,如果输入时钟信号锁定,就会输出一个locked高电平信号
先记录一下locked信号加粗样式,locked信号是在输入信号稳定之后再输出一个locked信号,可以把locked信号当做一个复位信号,刚开始locked信号是低电平,等到时钟信号稳定之后他就会拉高,可以作为低电平复位的一个复位信号,如果是想高电平复位,可以对locked信号取反之后再当做复位信号。
2.gata locked 信号:
gata信号其实就是比locked信号多了一个计数器,比locked信号更加稳定一点,
刚开始的locked信号在输入信号是会有一些抖动,等待locked信号经过一段时间的稳定之后就会输出一个gata locked 信号,这个信号相比于locked信号来说就是更精确的信号。
3.再记录一下pll的工作原理和组成
鉴相鉴频器PFD(Phase Frequency Detector):对输入的基准信号(来自频率稳定的晶振)和反馈回路的信号进行频率的比较,输出一个代表两者差异的信号
低通滤波器LPF(Low-Pass Filter):将PFD中生成的差异信号的高频成分滤除,保留直流部分
压控振荡器VCO(Voltage Controlled Oscillator):根据输入电压,输出对应频率的周期信号。利用变容二极管(偏置电压的变化会改变耗尽层的厚度,从而影响电容大小)与电感构成的LC谐振电路构成,提高变容二极管的逆向偏压,二极管内耗尽层变大,电容变小,LC电路的谐振频率提高,反之,降低逆向偏压时,二极管内电容变大,频率降低
反馈回路FL(Feedback Loop):通常由一个分频器实现。将VCO的输出降低到与基准信号相同级别的频率才能在PFD中比较
PLL工作的基本原理就是将压控振荡器的输出经过分频后与基准信号输入PFD,PFD通过比较这两个信号的频率差,输出一个代表两者差异的信号,再经过低通滤波器转变成一个直流脉冲电压去控制VCO使它的频率改变。这样经过一个很短的时间,VCO的输出就会稳定下来。所以:
PLL并不是直接对晶振进行倍频,而是将频率稳定的晶振作为基准信号,与PLL内部振荡电路生成的信号分频后进行比较,使PLL输出的信号频率稳定
最后,根据原理,理解一下锁相环(Phase Locked Loop)的名称
为了对基准信号与反馈信号进行频率比较,二者的相位必须相同且锁住,任何时间都不能改变,这样才能方便的比较频率,所以叫锁相(Phase Locked)
为了快速稳定输出系统,整个系统加入反馈成为闭环,所以叫环(Loop)

PLL锁相环及其locked信号相关推荐

  1. FPGA的PLL锁相环

    PLL实际上是一负反馈系统,其作用是使得电路上的时钟和某一外部时钟的相位同步 pll锁相环有三部分组成: 鉴相器PD.环路滤波器LF和压控振荡器VCO 原理: 利用外部输入的参考信号控制环路内部振荡信 ...

  2. PLL锁相环原理以及Altera FPGA的IP核实现

    文章目录 前言 一.PLL锁相环功能核原理 1. 锁相环功能 2. 锁相环原理[1] 二.Altera的FPGA调用IP核实现 后续补充 总结 参考文献 前言 本文主要介绍了锁相环的原理,以及适用Al ...

  3. PLL锁相环基本原理介绍

    文章目录 一.什么是锁相环 二.基本锁相环的构成 2.1鉴相器(PD-Phase Detector) 2.2环路滤波器(LF-Loop Filter) 2.3压控振荡器(VOC) 三.锁相环各部分基本 ...

  4. PLL(锁相环)电路原理

    (一) PLL(锁相环)电路原理 在通信机等所使用的振荡电路,其所要求的频率范围要广,且频率的稳定度要高.无论多好的LC振荡电路,其频率的稳定度,都无法与晶体振荡电路比较.但是,晶体振荡器除了可以使用 ...

  5. IP核学习之PLL锁相环

    IP核学习之PLL锁相环 IP核是什么 Xilinx7 系列 "clocking resource " IP核实验 IP核是什么 IP核就是知识产权核或知识产权模块的意思,在EDA ...

  6. FPGA23 PLL 锁相环使用及应用(专题: PLL 的应用场景)

    FPGA23 PLL 锁相环使用及应用(专题: PLL 的应用场景) 锁相环的作用: ①即锁相环的一大作用就是对输入时钟进行分频和倍频,以得到更高或更低频率的时钟信号,以供逻辑电路使用(注:接触过ST ...

  7. 光伏发电并网matlab/simulink仿真,带PLL锁相环,逆变器控制,最大功率控制MPPT,BOOST升压电路

    光伏发电并网matlab/simulink仿真,带PLL锁相环,逆变器控制,最大功率控制MPPT,BOOST升压电路 ID:6959670609861734

  8. 光伏发电并网模型MATLAB SIMULINK Boost+三相逆变器 PLL锁相环 MPPT最大功率点跟踪控制(扰动观察法)

    光伏发电并网模型MATLAB SIMULINK Boost+三相逆变器 PLL锁相环 MPPT最大功率点跟踪控制(扰动观察法) dq解耦控制 电流内环电压外环的并网控制策略 ID:7324687883 ...

  9. pll锁相环 cppll cadence 三阶二型锁相环 工艺smic55

    pll锁相环 cppll cadence 三阶二型锁相环 工艺smic55 参考频率20MHz 分频比50 锁定频率1GMHz 锁定时间2us 环形振荡器 ring vco PFD模块 DIV模块 4 ...

  10. FOC之PLL锁相环

    锁相环PLL: 为了对基准信号与反馈信号进行频率比较,二者的相位必须相同且锁住,任何时间都不能改变,这样才能方便的比较频率,所以叫锁相(Phase Locked) 为了快速稳定输出系统,整个系统加入反 ...

最新文章

  1. 加入域的时候提示拒绝访问|活动目录域加入域权限委派
  2. 管道命令和xargs的区别(经典解释)
  3. Windows下Caffe-SSD编译
  4. C# 网络编程之豆瓣OAuth2.0认证详解和遇到的各种问题及解决
  5. bean的作用域和生命周期
  6. H5在线商城/全新商城支持团购优惠劵砍价
  7. 目前机器学习最热门的领域有哪些
  8. android listview 列宽度,WPF中用ListView时使GridView中的每列宽度按比例变化并使内容自适应单元宽度...
  9. IOS之NSValue整理
  10. 《追风筝的人》卡勒德·胡赛尼著小说成长的故事
  11. mysql 三表left join_mysql left join 3表查询问题
  12. spark学习-34-Spark的BroadcastManager广播管理器
  13. 交流电机数字控制系统_干货 | 简述伺服电机和步进电机的六大性能差异
  14. yolov4-tiny目标检测模型实战——学生姿势行为检测
  15. 普罗米修斯 软件_利用普罗米修斯软件制作课件
  16. Raspberry Pi3驱动Oled ssh1106屏
  17. angular4 监听input框输入值的改变 (实用、赞)
  18. 【开源工程】STM32C8T6+ADC信号采集+OLED波形显示
  19. cfa专题突破网课资源
  20. 图片添加文字水印,自动换行,左右留白

热门文章

  1. Justice 「未见系列 2」随夏而至,总有一款让你心动的配色!
  2. 制动计算机,一种基于摩擦制动的计算机主机底座
  3. 使用Github上传本地项目代码
  4. 【CVPR华为】【CVPR诺亚方舟】【CVPR2019】华为诺亚方舟实验室2019年CVPR27篇:全面展现诺亚实验室在计算机视觉蓝图
  5. 在Win 10 中插入U盘,电脑没有弹出也不显示盘符,在其他电脑就可以【亲测有效】
  6. unity3d之角色的移动篇 -- 俯视视角下的键盘移动番外篇
  7. 当powergui fft 中empty
  8. 【正则】只保留中文、英文的正则表达式
  9. 【原创纯手打】VUE徒手搭各类脚手架详解
  10. 卡方线性趋势检验_趋势卡方检验