秋招面经

  • 秋招总结
  • 迷茫期
  • 低谷期
  • 兴奋期
  • 秋招面试常问问题
  • 投递公司
  • 学习的FPGA课程
  • 总结

秋招总结

已经一个多月没更新博客了,并不是因为博主的只是储备量空了,而是因为我去准备秋招去了,接下来将会恢复博客的更新,速度不会太快,因为还有自己的别业论文需要准备。到现在秋招已经步入了尾声,这篇文章将记录与总结一下自己两个多月的秋招生涯,给后来者一些微小的经验。回顾秋招,自己也经历了迷茫期、低谷期、兴奋期。最终也收到了几家的offer,主要有:恩智浦、创发信息科技、芯动、展锐、物奇、兆芯、全志等。

迷茫期

最后开始投递的时候并没有考虑投递数字IC设计的岗位,只想投递FPGA岗位,因为公司没有FPGA岗位才投递了数字IC设计岗位,这个观点在自己现在看来非常的傻。这里提醒广大FPGA玩家,公司真正招收FPGA工程师是非常少的,一定要投递数字IC设计岗位,而且高校里面除了那几个牛逼的实验室根本没有实力做数字IC设计,那么我们做FPGA开发的已经算得上科班出身了,从自己的亲身经历,FPGA工程师与数字IC设计岗位的笔试面试都是一样的。数字IC设计从现在的行情来看是远比FPGA的行情要好,国家大力扶持、工资普遍上涨。现在正值IC的风口,很像十年前的物联网,对于步入这个方向的同学,感觉很有可能一不小心实现财务自由(这个目标对我来说还太遥远)。从小的方面来说可以给自己赚得一份不错得收入养家糊口;从大的方面来说响应国家号召为国家芯片行业的兴起贡献自己的一份力量。还记得我第一篇博客中写了,很多电子信息类的同学去做软件类的开发,这里再次劝解本专业很好,没必要转向软件方向上面,今年工资已经和软件方向平齐甚至有反超的趋势,并且中年危机的几率远低于软件工程师。这里再次呼吁看到这篇文章电子信息类的同学着眼于本行业,投入IC领域,争取十年之后把IC做的和现在的软件一样方便。

还记得在7月下旬,第一次对秋招有了印象就是VIVO数字IC的提前批,第一次制作了简历然后进行投递,初次制作的简历比较差,但是过了VIVO简历的审核,给了次笔试的机会。依稀记得笔试的题目非常简单,但是做完之后没给面试,还是给自己一巴掌。后来才知道VIVO要求本科最低211,自己达不到标准,这里稍微说一下要求本科学历的公司:VIVO、OPPO、汇顶、纳芯微等,如果本科满足要求的同学投递这几家或许面对的压力会小一点。之后投递了乐鑫数字IC的提前批,笔试过了,给了一轮面试,但是因为自己没有准备自己简历中的知识导致面试的效果不算好,面试官问的问题也没有全部回答出,所以导致一面挂了。这里稍微说一下,我所有的面试中面试官的态度都很好,不会让我感觉到一点不舒服,更加不会嘲笑人。到了这里,我就把面试官问的问题给记录下来并且解决掉,这对自己经验的积累特别重要。 紧接着投递了汇顶的提前批,不出意料简历挂掉。投递了浪潮的提前批、投递的FPGA软件工程师,这里吐槽一句考试的时候竟然考的软件编程题,我一道题都没有刷过,这里直接交的白卷,竟然还给我了一场AI面试。另外还有几家的提前批做了笔试没下文,这里就不再提了。

提前批很快就结束了,自己对于秋招的迷茫有了一定的了解,时间也来到了8月中旬。

低谷期

进入自己的经历之前,先给同学们再提几个建议:
1、一定加入一个数字IC设计或者FPGA的就业群,里面会发布好多招聘通知,IC类的公司不和互联网大厂一样,绝大多数的同学根本没听说过这些公司,学校招聘信息的搜集非常有限,如果不加入相关的群了解招聘信息会使我们错过很多招聘机会。这里特别推荐相量子大佬的群,里面的就业信息搜集的非常的全。
2、笔试面试的问题不同的公司提问的都差不多、这里可以自己收集一波。光看网上的知识点是没用的,只有当自己笔试或者面试的时候碰到了这个问题,但是不会,然后自己解决才算是真正掌握了这个问题。
3、投递简历的时候一定要海投,并且尽量的早投。海投的主要原因是让自己多一点笔试面试的机会整理自己不会的问题,问题就那么多,整理好之后就会让自己如鱼得水;早投的目的是,公司的岗位就这么多,早投的笔试面试肯定比晚投的要简单点。
4、面试官的态度都非常棒,那么自己对待面试官的态度一定要好,这个特别重要,因为很多同学注意不到自己的语气会让面试官反感。
5、因为今年普遍是线上面试,即使自己简历中的项目是自己手写的,在表达的时候也会出现表达不通畅的情况,所以需要我们先把项目的大体描述、系统框图提前准备好写在纸上,这样也会给面试官一种印象这个项目就是这个小伙子完成的。

进入8月中旬之后,自己依然不急躁,投了好多家企业,开始了第一波海投。这些企业都不是在自己学校的招聘通知中找到的,都是在招聘群中了解到的。诸如:大疆、禾赛科技、全志、澜起、快手(没错,你没听错,就是快手)、瑞晟、艾为、小马智行、芯动科技等等。这个阶段就是大量做了一些笔试,然后参加了几场面试,又涨了一些经验。到现在我投递简历的时间依然是比较早,因为这些全都是在八月中下旬投递的。

进入八月下旬的时候回家休养了一段时间,这段时间也没闲着,做了一些笔试:华为、中兴、小马智行、海光等等,也参加了几场面试:全志、快手等。整个过程因为在家没有太多的压力,也没有感觉到不适,但是见效非常缓慢,这个时间段拿到了全志科技的意向书,也算是一个高兴的事情。但是整体推进很慢,笔试、面试的内容都没有整理,这个非常不应该。

时间很快来到了九月上旬,因为自己认识许多西电的同学,他们已经陆续拿到了offer,这时心情就有点低落了,因为自己进二面的还没有几个,也快开学了,心情就焦躁起来。回到学校之后,发现同学们都没有回家都在准备秋招,他们有很多笔试面试,自己好像什么都没有。于是,开启了第二波海投,整个秋招过程中我投递的公司都在博客下面有相应的记录。这个时间段是自己最郁闷的一个时间段。开学的第一周,我做了好多笔试,这个时间段还没有特别累,因为是在自己的研究生工位上参加即可。但是到了开学第二周,大量的面试邀请来临,这个过程非常的累,一天都需要参加两三场面试。因为自己学校在苏州,苏州也有许多家公司,所以不有几家需要去现场面试。这里严重吐槽海光面试,让我去现场面试,我早上七点钟起来去他们公司了,然后面试我5分钟让我走了,什么鬼?问的问题我也都打出来了,这里因为是公开文章就不爆粗口了,反正对海光一点好印象都没有。这一周特别特别累,精神和身体都很累。感觉身体被掏空。

这段时间也经历了比较恶心人的情况,比如:
1、中兴测评被刷;
2、海光现场面试5分钟,让我走人;

兴奋期

上周说面试了好多公司,一天面试两三场。紧接着时间线来到了开学的第三周,这一周就到了收获的时间。首先是紫光展锐周一凌晨给发了offer,然后晚上创发给了offer,周二恩智浦给打电话讨论薪资,周四芯动发offer,周六物奇发offer,还有几家兆芯、睿创有意向发。秋招至此、华为的面试还没开始,但是秋招生涯基本就结束了。至于具体去哪家,因为三方还没有正式发下来,还可以再考虑短时间。

秋招面试常问问题

这里整理一下面试、笔试必问的几个问题:
1、CDC处理方法
2、时序约束
3、异步FIFO
4、低功耗设计
5、格雷码与二进制码的互换
6、AXI总线、AHP总线

投递公司

本次秋招我投递的公司主要有以下公司,主要也都是数字IC设计岗位与FPGA工程师:
VIVO提前批、乐鑫提前批、汇顶提前批、浪潮提前批、思特威、大疆、禾赛科技、全志科技、澜起科技、快手、瑞晟微电子、艾为电子、福州瑞芯微电子股份有限公司、华为、小马智行、芯动科技、OPPO、集创北方、海康威视、汇顶科技(正式批)、大华、睿创微纳 、安路科技、泰凌微电子2021校园招聘、海格通信、寒武纪、苏州纳芯微电子、海光信息、中兴通信、奕斯伟、矽力杰、迈端医疗、银河航天、长江存储、恩智浦、紫光展锐、创发科技、联影医疗、美满电子、普源精电、兆易创新、兆芯、经纬恒润、中电莱斯、中电十所、航天、芯原微电子、华润微电子、诺瓦星海、国微、士兰微电子、紫光同创、乐鑫正式批、新华三、恒玄科技、中科芯、德州仪器、美芯晟、龙芯、之江实验室、星宸科技、镭神智能、熊猫汉达、地平线、ICRD招聘、国微思尔芯、美辰、啄木鸟医疗、科瑞集团、网讯科技、中国移动、加特兰微电子、中国移动、罗森伯格、芯昇电子 、豪威集团、物奇微电子、UCloud、江波龙集团、中科曙光、美亚光电、AMD、酷芯。

学习的FPGA课程

[1]、V3学院——尤老师(微信号:laokai-yoyo) (通过此界面或联系我购买尤老师的FPGA就业课或软件无线电课程会有优惠)

总结

接下来会定时的更新一些新的文章,一方面是为了总结知识,另一方面如果能对后来者一定的启发也是非常有意义的。

创作不易,认为文章有帮助的同学们可以关注、点赞、转发支持。(txt文件、图片文件在群中)对文章有什么看法或者需要更近一步交流的同学,可以加入下面的群:

数字IC设计/FPGA工程师秋招面经相关推荐

  1. 【2022秋招】IC设计/FPGA开发秋招经历总结(2)——公司专题

    接上篇~ [2022秋招]IC设计/FPGA开发秋招经历总结_Richie_L的博客-CSDN博客 笔者的意向岗位是数字IC/FPGA,项目经历有FPGA相关,涉及信号处理以及单片机等.目前笔者的面试 ...

  2. 【2022秋招】IC设计/FPGA开发秋招经历总结

    现在是2022年10月末,来给自己的秋招做一个阶段性总结.笔者正式的秋招是暑假出差回来之后开始的,7月15日至今,历时差不多3个月.当然前期也做了一些准备工作,比如简历制作和学校组织的模拟面试以及就业 ...

  3. 数字IC设计 FPGA——再谈加法器设计(使用Verilog 原语 进行四位加法器设计)

    数字IC设计 FPGA--再谈加法器设计(使用Verilog 原语 进行四位加法器设计) 前面介绍了关于xilinx FPGA CLB的基本原理和结构,以及如何使用原语进行设计(在一般的设计中使用不到 ...

  4. 艾为数字ic面试题_秋招 应聘FPGA/数字IC笔试面试经验分享(简单列举FPGA/数字IC公司)...

    1.自我介绍 我是一名二本院校的电气自动化专业的本科生,因为自己的爱好,喜欢FPGA开发,两年的开发经验,用FPGA开发并完成三个省级科研立项并获得一个A类竞赛国家一等奖.目前签约上海艾为电子,数字I ...

  5. 数字 IC 设计、FPGA 设计秋招笔试题目、答案、解析(1)2022 紫光展锐(上)

    引言 最近收到诸多粉丝的来信,要求出一版<数字 IC 设计.FPGA 设计秋招笔试题精讲>,于是,通过几天几夜的加班加点,终于出了这一版<2022 紫光展锐秋招笔试题目.答案.解析& ...

  6. 数字 IC 设计、FPGA 设计秋招笔试题目、答案、解析(2)2021 华为海思(上)

    引言 最近收到诸多粉丝的来信,要求出一版<数字 IC 设计.FPGA 设计秋招笔试题精讲>,于是,通过几天几夜的加班加点,终于出了这一版<2021 华为海思秋招笔试题目.答案.解析& ...

  7. 数字 IC 设计、FPGA 设计秋招笔试题目、答案、解析(3)2022 大疆创新数字芯片 B 卷

    引言 最近收到诸多粉丝的来信,要求出一版<数字 IC 设计.FPGA 设计秋招笔试题精讲>,于是,通过几天几夜的加班加点,终于出了这一版<2022 大疆创新秋招笔试题目.答案.解析& ...

  8. linux mipi驱动分析_寒武纪社招内推数字IC设计、DSI驱动、软件架构、产品经理、芯片架构、工具链开发、深度学习、FAE工程师...

    点击上方蓝字关注我吧! 为什么内推更靠谱?内推是基于人脉关系链的推荐,其背后有一定的信用背书,靠谱的人推荐的人相对也会比较靠谱,所以企业一般职位都是从内部开始分享的,相较于自己海投简历,内推的效率和成 ...

  9. 2023 数字IC设计秋招复盘——数十家公司笔试题、面试实录

    最新更新日期:2023.04.02 1 目录/更新记录 1.1 笔试复盘篇 按笔试的时间顺序进行更新.备注:笔试时间可能会与实际时间有偏差. 序号 公司 岗位 链接 笔试时间 发布时间 0 禾赛 FP ...

最新文章

  1. 为什么AI无法解决一般智能问题?
  2. cnn 反向传播推导_反向传播算法推导过程(非常详细)
  3. 【剑指offer】最长不含重复字符的子字符串
  4. 《游戏编程模式》读书笔记之一
  5. ParseFloat有超长的小数位数的解决
  6. nokia : Booklet 3G
  7. opencv python 多帧降噪算法_OpenCV-Python中用于视频跟踪的Meanshift和Camshift算法介绍...
  8. linux禁止u盘自动运行,求设置U盘自动运行和禁止运行的方法。
  9. Linux下rpm安装lrzsz
  10. 怀旧日剧_怀旧爱好者的老式计算资源
  11. Obsidian模板指北
  12. 采购经理人指数(PMI)
  13. 关于HTML预处理器Pug的使用文档
  14. oracle asm密码是什么,ASM有自己的参数、密码、alert、监听文件
  15. python画流星_幻光流星
  16. 基于STM32单片机的直流电机控制系统加减速正反转设计方案原理图程序
  17. SQL建表后设定唯一性
  18. 解决C3P0又出現一個問題,如下的Exception:
  19. ReactiveCocoa之一
  20. python汇率的转换程序_【菜鸟学Python】案例一:汇率换算

热门文章

  1. DRV11873使用资料
  2. ps中的高反差保留,位移,最大值,最小值,滤镜库
  3. 基于深度学习的岩石样本智能识别研究——第九届“泰迪杯”挑战赛B题优秀作品
  4. 用天行数据获取今日头条前100条的数据
  5. SSM旅游购票系统之Echart实现中国地图进行销量统计
  6. Android下拉刷新、上拉加载更多组件FlyRefreshLayout详解
  7. Profibus 接线
  8. word尾注后加入致谢(mac版)
  9. dotnet 特性 DynamicallyInvokable 是用来做什么的
  10. 从北京降雨的复盘中,我发现了企业SD-WAN网络的秘密