路、个、核的区分

我也号称是接触小型机两三年的人了,过了认证的人,现在对路,个,核的区分概念不清楚。虽然我知道1路=2个,1个有双核,有4核,但每次问起客户机器配置时,客户一般答曰4C/8G,8C/16G之类。而我在这个时候总不明白客户说的4C,8C是指4路呢,还是4个?我相信应该不是4核吧。

在这里有两个问题:

1、我每次要这么问客户是4路还是4个,是不是我错了?要一次性了解清楚配置应该如何问?

2、是不是客户回答的过于莫令两可,不会引起歧义的回答应该怎么说?

1路=1个=1C=1CORE。

只有DCM、QCM、MCM,没有4核。非得说核那也是双核。

1way就是一颗物理CPU,也就是一个CORE。

(注意,chip不等于CPU,双核的意思就是一个CHIP里有俩CPU的意思。)

客户说的4C,一般指的是的4颗物理CPU,如果用的双核CPU,那就是要2个CHIP;如果用的4核(其实是2个CPU CHIP

封装到一个陶瓷底板上,形成4核),那就是一个QCM。

POWER5等支持SMT的CPU,在AIX5.3等以上操作系统上,启用SMT的话,一个物理CPU就表现为两个逻辑CPU。

非常感谢农哥和2楼的兄弟。之前还不知道DCM、QCM、MCM的概念,大汗一个!

现在清楚了

POWER CPU封装形式

SCM、DCM、QCM、MCM

SCM=Single-Core Module Single-core chip即1chip1core

DCM=Dual-Core Module Dual-core

chip即1chip2core(P510、P520、P550、P570)

QCM=Quad-Core Module 2Dual-core

chips即2chips4core(P510Q、P520Q、P550Q、P560Q)

MCM=Multi-Chip Module 4Dual-core

chips即4chips8core(P590、P595)

注意:一个chip不等于一个物理CPU,1个core才为1颗物理CPU,一个CHIP上可能>=1个core

平常所说的1-way、2-way即为物理CPU,可以理解为1core、2 core

大家在平时的工作中会看到类似P550、P550+、P550Q、P55A的字样

他们的区别如下:

首先是POWER5和POWER5+ CPU的区别

P550使用POWER5 CPU--1.5G、1.65G、1.9G...

P550+、P550Q使用POWER5+ CPU--1.5G、1.65G、1.9G、2.1G...

550Q和550+是55A的两种不同CPU配置情况:

因此在econfig里,将不会出现P550Q、P550+这样的机型配置,而只有P55A的机型配置

当P55A配置4核CPU时即为P550Q

当P55A配置POWER5+时即为P550+

其它机型类似

由此引申出来讨论一下POWER CPU的封装形式

POWER CPU封装形式

SCM、DCM、QCM、MCM

SCM=Single-Core Module Single-core chip即1chip1core

DCM=Dual-Core Module Dual-core

chip即1chip2core(P510、P520、P550、P570)

QCM=Quad-Core Module 2Dual-core

chips即2chips4core(P510Q、P520Q、P550Q、P560Q)

MCM=Multi-Chip Module 4Dual-core

chips即4chips8core(P590、P595)

注意:一个chip不等于一个物理CPU,1个core才为1颗物理CPU,一个CHIP上可能>=1个core

平常所说的1-way、2-way即为物理CPU,可以理解为1core、2 core

aix cpu java_AIX cpu理解相关推荐

  1. 多核cpu与多线程理解

    计算机cpu与多线程 进程和线程: 进程包含线程,一个进程中包含多个线程. 线程是cpu调度和分配的基本单位,进程是操作系统进行资源分配(cpu,内存,硬盘io等)的最小单位. 单核cpu: 实现多进 ...

  2. aix服务器如何查看cpu信息,aix服务器查看cpu内存

    aix服务器查看cpu内存 内容精选 换一换 查询该租户下,所有资源的配额信息,包括已使用配额.GET /v1/{project_id}/baremetalservers/limits参数说明请参见表 ...

  3. cpu架构----通俗理解

    说法一 CPU历来都是一个高大上的话题,普通吃瓜群众除了CPU越贵越好之外,可能就一无所知了.曾经小编对于CPU也是一头雾水,后来请教了很多大神,又查阅了很多资料,才粗略地搞明白了一点.在此,小编就按 ...

  4. 通过自制CPU来彻底理解CPU的工作原理

    每天摸着CPU,摸了20多年,却总是无法彻底理解CPU的工作原理,还有比这更郁闷的事吗?所以我决定攻克这一世界(我个人的世界)难题,自己做一个CPU来理解CPU的工作原理. " 造一个什么样 ...

  5. RT-Thread 的 CPU 固件移植理解

    RT-Thread 的 CPU 固件移植理解 博主介绍 RT-Thread 的 CPU 抽象层 STM32CubeMX 固件工具 RT-Thread 的 BSP

  6. 从Java视角理解CPU缓存(CPU Cache)

    http://coderplay.iteye.com/blog/1485760 众所周知, CPU是计算机的大脑, 它负责执行程序的指令; 内存负责存数据, 包括程序自身数据. 同样大家都知道, 内存 ...

  7. keras用cpu加速_在训练某些网络时,Keras(Tensorflow后端)在GPU上比在CPU上慢CPU

    我很难理解GPU和CPU速度与小尺寸网络(CPU有时更快)相似的原因,而GPU更快更大尺寸的网络.问题底部的代码在i7-6700k上以103.7s运行,但是当使用tensorflow-gpu时,代码运 ...

  8. 多CPU 多核CPU | 多进程 多线程 | 并行 并发

    文章目录 区分 多CPU && 多核CPU CPU缓存 并行 && 并发 多CPU && 多核CPU | 多进程 && 多线程 | 并行 ...

  9. CPU Cycle(CPU 周期)、Instruction Cycle(指令周期)、Clock Cycle(时钟周期)

    基本概念 在组成原理以及体系结构中经常遇到 CPU Cycle(CPU 周期).Instruction Cycle(指令周期).Clock Cycle(时钟周期)这些概念,这篇文章详细拆解一下他们之间 ...

最新文章

  1. SqlServer千万级以上的数据表查询优化方案《冷热数据库分离》的思路
  2. 【Auto.js】使用命令删除图片后,更新图库缓存
  3. Java 两线程交替打印奇偶数(一)
  4. magento tab(easy tables)标签应用
  5. C++学习心得总结【20181128】
  6. C++ vector库学习笔记
  7. 判断是否是微信浏览器JavaScript代码
  8. python网络爬虫学习笔记(一):网页基础
  9. ubuntu 環境下 bochs 的安裝
  10. python批量保存网页为pdf_在chrome中自动打印/保存网页为pdf - python 3.6
  11. 软件开发常用英语单词 - 中、英、英文缩写对照
  12. 节假日查询 麦谈帮API数据接口
  13. 工业设计算计算机类专业吗,北大工学院工业设计工程数一计算机方向经验贴
  14. 第十六届—振兴杯计算机网络管理员决赛模拟题
  15. 项目管理面试经验之谈
  16. 古代诗词哲理名句赏析
  17. 玩转Linux的下Ip计算器(图文)
  18. (4.2.40)阿里开源路由框架ARouter的源码分析
  19. 拼多多2018校招内推编程题汇总 详解
  20. debian技术--搭建debian软件仓库

热门文章

  1. driver: Linux设备模型之input子系统详解
  2. linux间隔时间执行,科技常识:使用linux命令crontab间隔时间执行其它命令
  3. python机器学习实战(一)
  4. CRI-O将如何把Kubernetes推上容器生态系统的中心位置
  5. Linux/windows下nginx的安装及使用
  6. windows系统命令行下常用命令收集
  7. Servlet页面间对象传递的方法
  8. python处理时间加减
  9. hdu 1528+hdu 1962(最小覆盖)
  10. asp.net网站安全常见问题与防范