http://www.360doc.com/content/18/0609/14/54700046_760937070.shtml

我们与你一起畅享世界!

在一些多层PCB设计中,我们经常能看到贴片晶振在设计时会在相邻平面层做挖空处理。如下所示:

以一块四层板为例,TOP layer有一个贴片晶振;

图1 TOP layer LAYOUT

Layer2为GND层,在设计时用禁止区域将晶振正下方做了挖空处理;

图2 Layer2 LAYOUT

Layer3晶振下方未进行处理;

图3 Layer3 LAYOUT

BOTTOM layer也未做处理。

图4 BOTTOM layer LAYOUT

在贴片晶振邻层挖空的究竟是何用意呢?很多人的理解是防止干扰,因为感性的认识中晶振是强大的能量体,会“污染”邻层平面层。其实并不是这样的,因为即使晶振的辐射能量很强,相对于平面层来说也是微不足道的。那么究竟是什么原因呢,本文将从负载电容恒定和抑制频偏两点进行详细分析。

1、 保持负载电容的恒定

根据电容器形成原理可知,任何两个彼此绝缘且相隔很近的导体(包括导线)间都能构成一个电容器。因为贴片晶振的焊盘是方形的,刚好可以和邻近的平面形成一个电容器。

由电容计算公式C=εs/4πkd可知,焊盘与邻近的地平面之间寄生的电容量和焊盘面积S、焊盘到平面的距离d有关。由于焊盘面积S固定,所以晶振的方形焊盘与邻近的地平面之间寄生的电容量主要由焊盘到平面的距离d决定。d一般都很小。以1.6MM的四层板层压结构为例。

图5 1.6MM的四层板的层压结构

由图可知,芯板占了主要的厚度,焊盘到平面的距离d只有3.9mil,非常的小,如果用电容计算公式C=εs/4πkd计算出来的寄生电容在数pF-数十pF间。

有一个实际案例是这样的:原厂参考原理图中晶振的负载电容是15pF。

图6 晶振部分参考原理图

但是实测发现芯片工作很不稳定,最终测试发现晶振的频偏很大,跟spec差距较大,后来把晶振的两个负载电容改小后,频偏才有所改善。

由此可见,贴片晶振的两个焊盘与其下方的平面存在着寄生电容。那寄生电容又是如何影响到晶振频偏的呢?

我们知道晶振的负载电容是由以下公式得出:

CL=C1*C2/(C1 C2) Cparasitic;

其中Cparasitic就是寄生电容,如果这个电容过大,会直接导致晶振振荡偏离。在频偏过大时,系统很有可能工作不正常。如果贴片晶振的两个焊盘与其下方的平面存在的寄生电容很大,超过了负载电容值,即使负载电容不贴,晶振的频偏依然很大。

因此在设计当中,尤其是对于晶体设计,更加需要控制对地的寄生电容。一般这个数值是要保证晶体到地的距离大于250um,所以一般都要挖掉一层到两层来达到设计要求。

2、抑制热传导导致的频偏

除了负载电容会影响到晶振频偏外,但大家似乎都忘了,高温也会影响频偏。

下图是Qualcomm建议的晶振Layout Guide。

图7 Qualcomm建议的晶振Layout Guide

Layer 1:晶振周围不得铺铜;

Layer 2:晶振下方区块不得铺铜;

Layer 3:晶振下方区块不得铺铜;

Qualcomm在其Layout Guide中有如下解释:

如高通说法,其实真正最主要用意是隔绝热传导,避免周围的PMIC或者其他发热体的热透过铜皮传导到晶振,以至于频偏。故直接不铺铜,以隔绝热的传递。

因此,在这种情况下,寄生效应不是不重要,但相较之下,热的危害更关键一些,特别对于非DCXO晶体。

综合以上分析,在设计PCB时,遇到贴片晶振,除了对于周围包地的处理,还应该考虑挖空晶振下方的平面层。

贴片晶振为什么要邻层挖空敷铜,背后的原理原来是这样的!#终南小师傅相关推荐

  1. Altium Designer敷铜的规则设定

    InPolygon 这个词是铺铜对其他网络的设置,铺铜要离其他网络远点,因为腐蚀不干净会对 电路板有影响... 问题一:: 如下图所示,现在想让敷铜与板子边界也就是keepoutlayer的间距小一点 ...

  2. 二层板的射频RF信号如何控阻抗 四层板的射频RF信号如何控阻抗  射频信号是否可以不控阻抗,射频差分需要控阻抗吗?为什么射频信号需要挖空隔层参考?射频信号为什么要加粗?

    来自群友的疑难杂症(加杨老师V信:PCB206 可入群):二层板的射频如何走线 四层板的射频如何控阻抗  射频信号是否可以不控阻抗等等 确实很多群友问PCB上面的射频走线该怎么走?比如两层板的射频走线 ...

  3. AD16实现板框挖空

    1.什么是板框挖空: 在已有外部板框的情形下,被要求在内部挖空一个部分. 这里引用别人的一块PCB图来诠释该功能的用途: 2D视图 3D视图 2.绘制方法 先看一下没有挖空操作的原图: 2D视图 3D ...

  4. AltiumDesigner覆铜挖空技巧总结

    问题提出 在进行PCB绘制后,大部分情况下,我们需要对板子反正面进行覆铜操作.同样,大多数情况下,我们的板子上都有定位孔,如果覆铜边界和定位孔边界距离过近,当拧螺丝时,螺丝会压在覆铜上,甚至在螺丝旋转 ...

  5. 关于高频信号PCB挖空

    原文:https://www.eda365.com/forum.php?mod=viewthread&tid=64227&page=1&_dsign=4034c65e http ...

  6. AD中板内挖空的方法

    一.先使用禁止布线层将板框确定 使用的快捷键:D----->S------>D 二.再绘制一个挖空区域 使用的快捷键:T----->V------>B 三.挖空后的效果

  7. POW矿池挖空块原理和解决方案

    第0章 引言 比特币的挖矿收益包含两部分,第一是区块奖励:第二是交易手续费.如果打空块,就收不到交易手续费,为什么有矿池会不要手续费来打空块呢? 第1章POW挖矿原理 工作量证明POW挖矿就是区块链生 ...

  8. “挖空三座山、装了几万台服务器”的绿色数据中心

    富士康在贵安新区的数据中心造在了山洞里."他们挖空了三座山,装了几万台服务器!" 数据中心主体竣工后,经实际测试年pue值小于1.1,居于世界先进水平. 当时,富士康规划园区中有一 ...

  9. 使用python读取txt坐标文件生成挖空矿山_探矿批量

    # -*-coding:utf-8-*- import arcpy import fileinput import os # 探矿权坐标格式举例 # 111.0846,31.1530 # 111.10 ...

  10. python读取坐标文本文件_使用python读取txt坐标文件生成挖空矿山_探矿批量

    # -*-coding:utf-8-*- import arcpy import fileinput import os # 探矿权坐标格式举例 # 111.0846,31.1530 # 111.10 ...

最新文章

  1. php技术会议总结,【技术产品】总结PHP编程20大效率要点
  2. 央行:货币政策稳健并不意味着一成不变
  3. select检测到可读,调用read的情况
  4. Discuz验证码识别(编码篇)-写给程序员的TensorFlow教程
  5. 99%的产品经理不知道的秘密:如何招程序猿喜欢?
  6. EPSON 机器人多任务下的互锁处理
  7. 统计一个数的补码中二进制中1的个数
  8. spring boot错误: 找不到或无法加载主类
  9. 2019蓝桥杯Java决赛题答案_2019-01-15 第八届蓝桥杯javaB组第二题
  10. Linux下服务器搭建(2)——linux搭建svn服务器详细过程 及 使用TortoiseSVN客户端连接服务器
  11. windows和linux的共享
  12. 对象池 IObjectPool -- ESBasic 可复用的.NET类库(15)
  13. C# 创建单例你会几种方式?
  14. atitit.自己动手开发编译器and解释器(1) ------词法分析--attilax总结
  15. 【C语言】22-枚举
  16. 微型计算机的应用形式,微型计算机基本原理与应用
  17. [笑话]1+1等于几?(新版)
  18. h5页面自定义字体_自定义app字体(原生+h5)
  19. 树莓派 外接HDMI线显示屏分辨率设置
  20. B站头部UP主抱团垄断优质资源,腰部UP主的流量突破口在哪?

热门文章

  1. 使用ffmpeg来将mp4视频转换成gif格式图片
  2. 圣诞帽php,微信小程序“圣诞帽”的实现方法
  3. 圣诞节,用python给微信的头像加一个圣诞帽,整起
  4. python 存根_python - 内联类型注释与存根会导致不同的mypy行为 - SO中文参考 - www.soinside.com...
  5. 免流类软件无ROOT开热点教程
  6. 销售业务处理流程之 分期收款
  7. 次佛锅_上海理工大学2022天梯选拔
  8. mysql 1114错误_mysql cluster导表时报1114问题
  9. 思睿普信息IT技术服说明
  10. Android布局深究(五)——GridLayout(网格布局)