Cadence支持两种方式的网表导出与导入:
一、Orcad Captrue网表导出,导入Allegro
二、Other格式的网表导出,导入Allegro
第一种方式是在Orcad的Toos->Create Netlist->PCB Editor页面进行设置:

然后在Allegro的File->Import->Logic的Cadence页进行导入:
这种方式是比较正统的,不做详述。
本文重点讲述一下Orcad“其他格式”网表的生成和导入Allegro的过程。(“其他格式”网表也包括Protel/AD,PADS生成的网表,都可以通过“Other”方式导入Allegro,或者从Orcad中生成导入其他PCB设计器软件)。
先讲Orcad生成“其他格式”网表的过程。
在Orcad的Toos->Create Netlist->Other页面进行设置:
1. 格式转换器选择orTelesis.dll。
2. 注意PCB Footprint文本框中默认是{PCB Footprint},一定要改成!{PCB Footprint},或者{PCB Footprint}!{PCB Footprint}。注意!是半角。
或者使用{PCB Footprint}!{PCB Footprint}格式:
原因:Allegro载入netlist需要的字段格式是:
[PCB Footprint]!Device![Value]![ Tolerance];Reference
[ ]中的内容可以省略(Allegro认为PCB Footprint会在Device中包含,所以可以省略),所以必需的最基本字段是Device和Reference。但是!不能省略。而我们画原理图时一般只设置PCB Footprint,而忽略Device,所以必须补填Device信息,上面的“!{PCB Footprint}”中的PCB Footprint代表的就是Device,全称也可以使用{PCB Footprint}!{PCB Footprint}这种格式。如果自己设置了Device信息,也可以用{PCB Footprint}!{Device}这种格式。
点确定后生成网表,可以在Orcad文件管理器中Outputs项下打开查看:
使用!{PCB Footprint}格式:
或者使用{PCB Footprint}!{PCB Footprint}格式:
两者导入Allegro后的效果是一样。这样就生成了other格式的网表。
接下来讲导入other格式的网表。与Orcad直接导入网表到Allegro不同的是,使用other格式时,不但需要封装的psm,pad文件,还需要封装的Device文件。psm文件是保存封装时会自动生成的,但Device文件需要手动生成,下面是生成方法,以mosp10封装为例,打开封装库文件,点File->Create Device:
在当前目录下会生成msop10.txt文件,复制到一个目录下,然后设置Allegro的Setup->User Preference->Paths->Library->devpath,指向刚才那个目录:
当然,padpath和psmpath也是要设置的,基本操作这里不再详述。这样就把路径设置好了。
然后在Allegro中点File->Import->Logic->Other,找到刚才导出的网表文件,点Import Other,就可以导入其他格式的网表文件了。如果有报错,通常都是管脚不匹配、Device文件不存在、路径没设置好等常见问题,修改即可。



Cadence Other格式网表导出与导入相关推荐

  1. Cadence Other格式网表导出与导入ortelesis.dll

    Cadence支持两种方式的网表导出与导入: 一.Orcad Captrue网表导出,导入Allegro 二.Other格式的网表导出,导入Allegro 第一种方式是在Orcad的Toos-> ...

  2. Cadence每日一学_11 | OrCAD原理图DRC检查、BOM表导出、PDF导出、网表导出

    最近在学习小马哥的Cadence课程,该系列课程为学习笔记:使用Cadence Allegro绘制小马哥DragonFly四轴飞行器(STM32F4主控)PCB四层板教程. 1. 准备工作 Caden ...

  3. Oracle数据库表导出和导入csv文件操作

    Oracle数据库表导出和导入csv文件操作 数据库是Oracle 9i 1.导出csv文件 这个十分简单,用pl/sql工具即可,首先选中要导出的表,右键选择Query data,在左侧出现的窗口中 ...

  4. Allegro从ORCAD原理图生成网表后,导入Allegro PCB教程

    ORCAD设计原理图注意事项: 从其他设计设计文件生成的原理图库,器件管脚是没有的需重新标注: Allegro从ORCAD原理图生成网表后,导入Allegro PCB步骤: 步骤1.2: 步骤3.4: ...

  5. 将mysql中的数据库表导出和导入

    目录 导出数据库 导入数据库 导出数据库 如果你的mysql没有配置环境变量,首先需要进到你所安装的mysql目录下的bin目录 进入之后输入: mysqldump -uroot -p booksys ...

  6. Cadence Allegro 生成网表提示Check the symbol for consistency of pin definition 错误的解决办法

    使用cadence allegro画电路图的时候,和Altium designer导入到PCB文件不太一样,Allegro需要先将原理图生成一个网络表. 点击Tools ----- Create Ne ...

  7. cadence原理图生成网表错误解决方法,出现Unable to open file ......Temp\tmp_pstxnet.dat“ for writing

    这个问题困扰我好多天,以至于我每次在家都不敢用笔记本导入网表.,事情的原因是这样的...... 之前画原理图都是cadence,一直用没有什么问题,突然有一天导出网表的时候发生错误,如图: 打开net ...

  8. Allegro 导入网表+元器件快速导入PCB

    文章目录 一.前期准备 1.将需要用到的PCB封装库和焊盘库准备好. 2.先用orcad capture导出网表文件,一般是在allegro文件夹下面,如下图,allegro文件夹下即为原理图导出的网 ...

  9. mysql特定格式导出数据_MySQL 将表数据以特定格式的文本导出与导入

    SELECT ... INTO OUTFILE ... 使用该语句将数据表的数据以特定格式导出到本机.该方式需要登录 mysql 客户端才可以执行. 注意: 1. 这种方式只能将表的记录导出到服务器所 ...

最新文章

  1. 像教光学一样在高中教深度学习?怼过LeCun的Google大牛认为这事有出路
  2. pandas基于列表内容对dataframe数据行进行筛选(isin函数)实战:Filter DataFrame rows on a list of values
  3. Java教程:Java选择结构和循环结构的总结
  4. 毕设日志——Fast RCNN
  5. npm工具运行Vue项目
  6. 大数据开发笔记(四):Hive分区详解
  7. 使用GDB跟踪redis源代码执行get命令的过程
  8. php 获取小数精度,php小数精度问题
  9. java反编译有什么用处_Java反编译工具有什么用,Java反编译工具使用解析
  10. 计算机网络安全重要性
  11. 阿里java编程规范试题_阿里java编码规范考试总结
  12. 小米商城网页制作(附源码)
  13. 记录解决Win10底部任务栏转圈圈问题的过程(Windows假死)
  14. MATLAB分析频谱
  15. 微软面试题之数字谜题 (转)
  16. python编写的动物识别专家系统_自己写的简单动物识别专家系统
  17. Servelt中文乱码问题处理
  18. Boost.Spirit x3学习笔记
  19. [敏捷开发培训] 什么是敏捷开发中的Spike?
  20. ios开发防止App被抓包

热门文章

  1. (FortiGate)飞塔防火墙IPMAC绑定设置步骤
  2. 求n的阶乘和求n的阶乘和——两种方法
  3. 应用导航通用术语珍藏版
  4. 百度/Google等搜索引擎的信息检索搜索技巧总结
  5. 基础知识------我所知道的、应该知道的
  6. fragment 淡入淡出_Android ViewPager随着不同的动画,如放大,淡入淡出等
  7. Redis基础使用(四)——缓存优化
  8. SQL的EXISTS双重否定
  9. Python实现数独游戏(一)—— 效果展示
  10. c#创建word 表格垂直居中