在给首版电源板测试时,最好的结果是它不仅可以工作,而且还“安静”,凉爽地运行。然而现实总是很少一次成功。

开关电源的一个常见问题是“不稳定”的开关波形。有时,波形抖动很明显,可以听到从磁性元件发出噪声。如果问题与印刷电路板(PCB)布局有关,则很难确定原因。EMC也是很注重(PCB)布局,这就是为什么在开关电源设计的早期正确布局PCB至关重要的原因。其重要性不可夸大。

良好的布局设计可优化电源效率,减轻热应力,最重要的是,可将噪声以及走线与组件之间的相互作用降至最低。为实现这些目标,设计人员必须了解开关电源中的电流传导路径和信号流,这一点很重要。以下讨论提出了针对非隔离式开关电源的正确布局设计的设计注意事项。

布局:

对于大型系统板上的嵌入式DC / DC电源,电源输出应位于负载设备附近,以最大程度地减小互连阻抗和整个系统上的传导电压降PCB走线可实现最佳的电压调节,负载瞬态响应和系统效率。

此外,大型无源元件(例如电感器和电解电容器)不应阻止空气流向低剖面,表面贴装半导体元件(例如功率MOSFET,PWM控制器等)。为防止开关噪声扰乱开关中的其他模拟信号系统,请尽可能避免在电源下方布线敏感信号走线。否则,需要在电源层和小信号层之间使用内部接地层进行屏蔽。

需要指出的是,该电源位置和电路板空间规划应在系统的早期设计/规划阶段进行。不幸的是,有时人们会首先关注大型系统板上其他更“重要”或“令人兴奋”的电路。如果电源管理/电源是最后的考虑因素,并且将其降级到板上所剩的空间,那么这肯定无助于确保高效且可靠的电源设计。

层的放置

在多层PCB板上,非常需要将DC接地层或DC输入或输出电压层放置在高电流功率组件层和敏感的小信号走线层之间。接地层和/或直流电压层提供交流接地,以屏蔽小信号走线,使其免受嘈杂的电源走线和电源组件的影响。

通常,多层PCB的接地或直流电压平面不应分段。如果无法避免分割,则必须将这些平面中的迹线数量和长度最小化。走线的走线方向应与大电流流向相同,以最大程度地减小影响。

图1a和1c提供了用于开关电源的6层和4层PCB板的不希望有的层布置的示例。在这些示例中,小信号层夹在大电流电源层和接地层之间。这些配置增加了高电流/电压电源层和小型模拟信号层之间的电容性噪声耦合。为了最大程度地降低噪声耦合,图1b和1d给出了4层和6层PCB设计所需的层排列示例。

在这两个示例中,小信号层被接地层屏蔽。重要的是,始终在外部功率级层旁边放置一个接地层。最后,还希望外部高电流电源层使用厚铜,以最小化PCB的传导损耗和热阻。

功率级组件布局

开关电源电路可以分为功率级电路和小信号控制电路。功率级电路包括传导大电流的组件。通常,应首先放置这些组件。随后将小信号控制电路放置在布局中的特定位置。

电感大电流走线应短而宽,以最小化PCB电感,电阻和电压降。这对于具有高di / dt脉动电流的走线尤其重要。

实线表示连续电流路径,虚线表示脉动(开关)电流路径。脉动电流路径包括连接到输入去耦陶瓷电容器C HF,顶部控制FET Q T,底部同步FET Q B及其可选的并联肖特基二极管的走线。

图3a显示了这些高di / dt电流路径中的寄生PCB电感。由于寄生电感,脉动电流路径不仅会辐射磁场,还会在PCB走线和MOSFET上产生高压振铃和尖峰。为了最大程度地减小PCB电感,应将该脉动电流环路(热环路)布置为使其具有最小的周长,并由短而宽的走线组成。

图3.最小化同步降压转换器中的高di / dt环路面积。(a)高di / dt环路(热环路)及其寄生PCB电感器,(b)布局示例。

高频去耦电容器C HF应该是一个0.1µF至10µF的X5R或X7R介电陶瓷电容器,其ESL和ESR非常低。较高电容的电介质(例如Y5V)可以在电压和温度范围内大幅降低电容。因此,对于C HF,这些类型的电容器不是优选的。

图3b提供了降压转换器中的临界脉动电流环路(热环路)的布局示例。为了限制电阻压降和通孔数量,应将功率组件放置在电路板的同一侧,并在同一层布线。当需要将电源走线路由到另一层时,请在连续电流路径中选择一条走线。当使用通孔连接大电流回路中的PCB层时,应使用多个通孔以最小化通孔阻抗。

类似地,图4显示了升压转换器中的连续和脉动电流环路(热环路)。在这种情况下,应将高频陶瓷电容器C HF放置在靠近MOSFET Q B和升压二极管D 的输出侧。

由开关Q B,整流二极管D和高频输出电容器C HF组成的环路必须最小化。图5显示了升压转换器中脉动电流环路的布局示例。

隔离和最小化高dv / dt开关区域

在图2和4中,SW节点电压以高dv / dt速率在V IN (或V OUT)和地之间摆动。该节点富含高频噪声成分,并且是EMI噪声的强大来源。为了使SW节点与其他噪声敏感走线之间的耦合电容最小,SW铜面积应最小化。

但是,另一方面,为了传导高电感电流并为功率MOSFET提供散热片,SW节点的PCB面积不能太小。通常最好在此SW节点下方放置一个接地铜区域,以提供额外的屏蔽。

足够的铜面积来限制功率部件的热应力

在没有用于表面安装功率MOSFET和电感器的外部散热器的设计中,必须有足够的铜面积作为散热器。对于直流电压节点,例如输入/输出电压和电源接地,希望使铜面积尽可能大。

多个通孔有助于进一步降低热应力。对于高dv / dt SW节点,SW节点铜面积的适当大小是在最小化与dv / dt相关的噪声与为MOSFET提供良好散热性能之间的设计权衡。

功率元件的正确焊盘图案以最小化阻抗

重要的是要注意功率元件的焊盘(或焊盘)图案,例如低ESR电容器,MOSFET,二极管和电感器。图8a和8b分别显示了不希望有的和所需的功率分量焊盘图案的示例。

图8.功率组件的期望和不需要的焊盘图案。(a)不当对功率组件的焊盘使用散热垫,(b)功率组件的推荐焊盘图案。

如图8b所示,对于去耦电容器,正对通孔和负对通孔应尽可能彼此靠近,以最小化PCB有效串联电感(ESL)。这对于低ESL的电容器特别有效。大价值的低ESR电容器通常更昂贵。不合适的焊盘图案和不良的布线会降低其性能,从而增加总体成本。通常,所需的焊盘图案可降低PCB噪声,降低热阻抗,并使高电流组件的走线阻抗和压降降至最低。

大电流功率组件布局中的一个常见错误是对散热垫焊盘图案的不正确使用,如图8a所示。不必要地使用散热垫图案会增加功率组件的互连阻抗。这会导致更高的功率损耗并降低低ESR电容器的去耦效果。如果使用过孔来传导大电流,则必须使用足够数量的过孔来最小化过孔阻抗。同样,散热孔不应用于这些过孔。

电源之间输入电流路径的分离

图9显示了一个应用,其中几个车载开关电源共享同一输入电压轨。当这些电源彼此不同步时,有必要分开输入电流走线,以避免不同电源之间的常见阻抗噪声耦合。每个电源都具有本地输入去耦电容器的要求就不那么重要了。

图9.分开电源之间的输入电流路径

控制电路布局控制电路的

控制电路的位置应远离嘈杂的开关铜线区域。对于降压转换器,控制电路最好靠近V OUT +侧,对于升压转换器,控制电路最好靠近V IN +侧,其中电源走线承载连续电流。

如果空间允许,请将控制IC放置在与噪声和高温的功率MOSFET和电感器相距很小的距离(0.5-1英寸)处。但是,如果空间限制迫使控制器靠近功率MOSFET和电感器放置,则必须格外小心,以将控制电路与具有接地层或走线的功率组件隔离开。

信号接地和电源接地的分离控制电路应与功率级接地之间有单独的信号(模拟)接地岛。如果控制器IC上有单独的信号接地(SGND)和电源接地(PGND)引脚,则应分别布线。对于具有集成MOSFET驱动器的控制器IC,IC引脚的小信号部分应使用SGND,如图12所示。

图12.控制器IC的去耦电容与地分离

SGND和PGND之间仅需要一个连接点。希望将SGND恢复到PGND平面的干净点。可以通过连接控制器IC下方的两条接地走线来实现两个接地。图12显示了LTC3855电源的首选接地分隔。在此示例中,IC具有裸露的GND焊盘。应将其焊接到PCB上,以最大程度地减小电阻抗和热阻。应在此GND焊盘区域上放置多个通孔。

控制器IC的去耦电容

控制器IC的去耦电容器应物理上靠近其引脚。为了使连接阻抗最小,最好不使用过孔将去耦电容器直接连接到引脚。如图12所示,以下LTC3855引脚的去耦电容器应紧密放置:电流检测引脚,SENSE + / SENSE –,补偿引脚,I TH,信号接地引脚,SGND,反馈分压器引脚,FB,IC V CC 电压引脚INTV CC和电源接地引脚PGND。

最小化环路面积和串扰

分离出的噪声迹线和敏感迹线

可以电容耦合两个或更多相邻导体。一根导体上的高dv / dt电压变化会通过寄生电容器将电流耦合到另一根导体。为了减少从功率级到控制电路的噪声耦合,有必要使噪声开关走线远离敏感的小信号走线。如果可能,请在不同层上布线嘈杂的走线和敏感走线,并使用内部接地层屏蔽噪声。

电流检测迹线和电压检测迹线

在所有小信号迹线中,电流检测迹线对噪声最敏感。电流感测信号幅度通常小于100mV,与噪声幅度相当。在LTC3855为例,其SENSE + / SENSE - 迹线应该与最小间隔(开尔文检测)平行进行路由,以尽量减少拾取的di / dt相关的噪声的机会,如图14。

图14.电流感测的开尔文感测(a)RSENSE和(b)电感器DCR感测

此外,用于电流检测走线的滤波电阻和电容应尽可能靠近IC引脚放置。如果将噪声注入到长检测线中,这将提供最有效的滤波。如果将电感器DCR电流感测与R / C网络一起使用,则DCR感测电阻R应靠近电感,而DCR感测电容C应靠近IC。

如果在走线到SENSE –的返回路径中使用过孔,则该过孔不应与另一个内部V OUT +层接触。否则,该过孔可能会传导大的V OUT + 电流,并且导致的电压降可能会使电流检测信号失真。避免在嘈杂的开关节点(TG,BG,SW,BOOST迹线)附近布线电流检测迹线。如果可能,将接地层放置在电流感测走线和具有功率级走线的层之间。

如果控制器IC具有差分电压遥感引脚,则也应使用开尔文(Kelvin)感测连接对正负负极走线使用分开的走线。

迹线宽度选择

电流电平和噪声灵敏度是特定控制器引脚所独有的。因此,需要为不同的信号选择特定的走线宽度。通常,小型信号网可能较窄,并具有10至15 mil宽的走线。高电流网络(栅极驱动,V CC 和PGND)的走线应短而宽。建议这些网的宽度至少为20 mil。

完。

DC-DC直流电源的PCB板画板设计建议相关推荐

  1. cadence PCB板级设计

    总结PCB板框设计,定位孔的放置,以及布线区域和元件放置区域的放置,最重要的是层叠结构的设计. 转载于:https://www.cnblogs.com/faithyiyo/p/9784342.html

  2. 解读高端PCB板的设计工艺!

    关注+星标公众号,不错过精彩内容 编排 | 记得城 来源 | 头条号/燚智能 硬件工程师刚接触多层PCB的时候,很容易看晕.动辄十层八层的,线路像蜘蛛网一样. 今天画了几张多层PCB电路板内部结构图, ...

  3. 多层PCB内部长啥样? 3D大图解析高端PCB板的设计工艺

    硬件工程师刚接触多层PCB的时候,很容易看晕.动辄十层八层的,线路像蜘蛛网一样. 今天画了几张多层PCB电路板内部结构图,用立体图形展示各种叠层结构的PCB图内部架构. 01 高密度互联板(HDI)的 ...

  4. AD20原理图设计与PCB封装画板--学习笔记

    Altium Designer 20 19(入门到精通全38集)四层板智能车PCB设计视频教程AD19 AD20 凡亿_哔哩哔哩_bilibili 传送门为上面链接,本文为其笔记 目录 Altium ...

  5. PCB板时钟电路的电磁兼容设计

    摘要:为了研究PCB集成电路板中时钟引起的电磁兼容问题,采用了仿真数值计算的方法,对时钟电路的电磁兼容设计时几种主要影响因素进行分析研究,确定了在PCB集成电路板设计时的时钟选择原则,以及时钟电路电磁 ...

  6. 高速数字PCB板设计中的信号完整性分析

    随着集成电路输出开关速度提高以及PCB板密度增加,信号完整性(Signal Integrity) 已经成为高速数字PCB设计必须关心的问题之一,元器件和PCB板的参数.元器件在PCB板上的布局.高速信 ...

  7. PCB板中静电放电的设计与解决方法

    在PCB板的设计当中,可以通过分层.恰当的布局布线和安装实现PCB的抗ESD设计.通过调整PCB布局布线,能够很好地防范ESD.*尽可能使用多层PCB,相对于双面PCB而言,地平面和电源平面,以及排列 ...

  8. PCB板一般缺陷检测法及其优缺点分析

    PCB板一般缺陷检测法及其优缺点分析1 PCB( Printed Circuit Board 印刷电路板)是电子产品中众多电子元器件的承载体,它为各电子元器件的秩序连接提供了可能,PCB已成为现代电子 ...

  9. PCB板颜色到底有哪些讲究?

    关注.星标公众号,不错过精彩内容 整理:黄工 素材来源:互联网 直接地址: http://www.elecfans.com/d/1055529.html 什么是PCB板的颜色,顾名思义,在拿到一块PC ...

最新文章

  1. 安卓手机兼容_重磅:鸿蒙OS2.0手机开发者Beta版发布,能兼容安卓
  2. 《深入浅出Nodejs》笔记——模块机制(2)
  3. 电脑cmd命令大全_查询电脑IP地址
  4. eclipse CTRL+F Find/Replace使用正则表达式
  5. 安川g7接线端子图_ABB、KUKA、FANUC、安川四大家族机器人安全回路小结
  6. linux学习-简单命令介绍及安装VMware Tools
  7. 管理exchange 2010用户邮箱本地移动请求
  8. JVM 堆内存设置原理
  9. Mac neo4j忘记密码,不删除数据处理方法
  10. 2017,互联网出海应该注意哪些问题?
  11. CNN 卷积神经网络结构转载
  12. 如何使用ccs软件创建工程
  13. GEE开发之Landsat8计算MNDWI和数据分析
  14. c语言 滑窗法_窗函数的C语言实现
  15. 系统组件:工具栏Toolbar
  16. mysql拼图游戏代码_HTML+Javascript制作拼图小游戏详解(二)
  17. Phoenix FD Maya 软件插件
  18. 【读书笔记】《比基尼口才》文皙铉
  19. 浅谈微信三级分销系统的漏洞
  20. 快@你的好兄弟好姐妹来内卷进程状态

热门文章

  1. 市场涌动,但也乱象丛生!是谁在过度包装“智能”
  2. GEE学习——绘制NDVI长时序曲线图
  3. Powershell导入PFX证书
  4. [原创]Redis BUG系列(I)——SDS字符串的sdssplitlen函数实现顺序BUG,浪费了计算与内存资源
  5. 2021最新版 Spring Boot 速记教程(建议收藏)
  6. 理论篇一: 如何设计游戏棋牌平台 - 服务端 - 简介
  7. Speedoffice(PPT)如何修改幻灯片版式
  8. 【合新通信】-光器件(OSA)之激光焊
  9. XZ原厂C/DC升压IC移动电源常用升压芯片
  10. c语言在医学,C语言-计算系统生物与医学室-国立清华大学.PPT