PCB 丝印规范及要求

1 .所有元器件、安装孔、定位孔都有对应的丝印标号为了方便制成板的安装,所有元器件、安装孔、定位孔都有对应的丝印标号,PCB 上的安装孔丝印用H1、H2……Hn 进行标识。

2 .丝印字符遵循从左至右、从下往上的原则丝印字符尽量遵循从左至右、从下往上的原则,对于电解电容、二极管等极性的器件在每个功能单元内尽量保持方向一致。

3 .器件焊盘、需要搪锡的锡道上无丝印,器件位号不应被安装后器件所遮挡。密度较高,PCB 上不需作丝印的除外

为了保证器件的焊接可靠性,要求器件焊盘上无丝印;为了保证搪锡的锡道连续性,要求需搪锡的锡道上无丝印;为了便于器件插装和维修,器件位号不应被安装后器件所遮挡丝印不能压在导通孔、焊盘上,以免开阻焊窗时造成部分丝印丢失,影响识别。丝印间距大于5mil。

4 .有极性元器件其极性在丝印图上表示清楚,极性方向标记就易于辨认。

5. 有方向的接插件其方向在丝印上表示清楚。

6. PCB 上应有条形码位置标识在PCB 板面空间允许的情况下,PCB 上应有42*6mm 的条形码丝印框,条形码的位置应考虑方便扫描。

7. PCB 板名、日期、版本号等制成板信息丝印位置应明确。PCB文件上应有板名、日期、版本号等制成板信息丝印,位置明确、醒目。

8. PCB 上应有厂家完整的相关信息及防静电标识。

9 .PCB 光绘文件的张数正确,每层应有正确的输出,并有完整的层数输出。

10.PCB 上器件的标识符必须和BOM 清单中的标识符号一致。

设计打印输出注意事项

1.需要输出的层有:

 (1).布线层包括顶层/底层/中间布线层/电源层包括VCC 层和GND 层;

 (2).丝印层包括顶层丝印/底层丝印/

 (3).阻焊层包括顶层阻焊和底层阻焊

  (4).另外还要生成钻孔文件NCDrill

2. 如果电源层设置为Split/Mixed ,那么在AddDocument 窗口的Document 项选择Routing 并且每次输出光绘文件之前都要对PCB 图使用PourManager 的Plane Connect 进行覆铜;如果设置为CAMPlane则选择Plane 在设置Layer 项的时候要把Layer25 加上在Layer25 层中选择Pads 和Vias。

3. 在设备设置窗口按DeviceSetup 将Aperture 的值改为199

4. 在设置每层的Layer时将Board Outline 选上

5. 设置丝印层的Layer时不要选择Part Type, 选择顶层底层和丝印层的OutlineText Line。

6. 设置阻焊层的Layer时选择过孔表示过孔上不加阻焊,不选过孔表示加阻焊视具体情况确定。

7. 生成钻孔文件时使用PowerPCB 的缺省设置不要作任何改动

8. 所有光绘文件输出以后用CAM350 打开并打印由设计者和复查者根据“PCB 检查表”检查。

安规标识要求

1. 保险管的安规标识齐全保险丝附近是否有6 项完整的标识,包括保险丝序号、熔断特性、额定电流值、防爆特性、额定电压值、英文警告标识。如F101 F3.15AH,250Vac, “CAUTION:ForContinued Protection Against Risk of Fire,Replace Only With Same Type and Rating ofFuse”。若PCB 上没有空间排布英文警告标识,可将工,英文警告标识放到产品的使用说明书中说明。

2. PCB 上危险电压区域标注高压警示符PCB 的危险电压区域部分应用40mil 宽的虚线与安全电压区域隔离,并印上高压危险标识和“ DANGER!HIGH VOTAGE ” 。

3. 原、副边隔离带标识清楚PCB 的原、付边隔离带清晰,中间有虚线标识。

4. PCB 板安规标识应明确齐全。DANGER!!!HIGH VOLTAGE

PCB敷铜问题

所谓覆铜,就是将PCB上闲置的空间作为基准面,然后用固体铜填充,这些铜区又称为灌铜。

敷铜的意义在于,减小地线阻抗,提高抗干扰能力;降低压降,提高电源效率;还有,与地线相连,减小环路面积。如果PCB的地较多,有SGND、AGND、GND,等等,就要根据PCB板面位置的不同,分别以最主要的“地”作为基准参考来独立覆铜,数字地和模拟地分开来敷铜自不多言。同时在覆铜之前,首先加粗相应的电源连线:5.0V、3.3V等等。这样一来,就形成了多个不同形状的多边形结构。

覆铜需要处理好几个问题:一是不同地的单点连接,做法是通过0欧电阻或者磁珠或者电感连接;二是晶振附近的覆铜,电路中的晶振为一高频发射源,做法是在环绕晶振敷铜,然后将晶振的外壳另行接地。三是孤岛(死区)问题,如果觉得很大,那就定义个地过孔添加进去也费不了多大的事。

另外,大面积覆铜好还是网格覆铜好,不好一概而论。为什么呢?大面积覆铜,如果过波峰焊时,板子就可能会翘起来,甚至会起泡。从这点来说,网格的散热性要好些。通常是高频电路对抗干扰要求高的多用网格,低频电路有大电流的电路等常用完整的铺铜。

在开始布线时,应对地线一视同仁,走线的时候就应该把地线走好,不能依靠于覆铜后通过添加过孔来消除为连接的地引脚,这样的效果很不好。当然如果选用的是网格覆铜,这些地连线就有些影响美观,如果是细心人就删除吧。

最后,总结一下覆铜的好处:提高电源效率,减少高频干扰,还有一个就是看起来很美!

覆铜面只在你设置的前提下才会与覆铜网络相同的焊盘和过孔连接。是不会和网络不同的导线焊盘连接的,但覆铜是PCB制作的后期工作,覆铜之后再对PCB进行修改就要注意短路问题了.

出于让PCB 焊接时尽可能不变形的目的,大部分PCB 生产厂家会要求PCB 设计者在PCB 的空旷区域填充铜皮或者网格状的地线。但是我们的工程师对这个“填充”不敢轻易使用,也许是因为在PCB 调试中,曾经吃过“苦头”,也可能是专家们一直没有给出明确的结论。究竟敷铜是“利大于弊”还是“弊大于利”,本文用实测的角度来说明这个问题。

下面的测量结果是利用EMSCAN 电磁干扰扫描系统获得的,EMSCAN 能使我们实时看清电磁场的分布,它具有1280 个近场探头,采用电子切换技术,高速扫描PCB 产生的电磁场。是世界上唯一采用阵列天线和电子扫描技术的电磁场近场扫描系统,也是唯一能获得被测物完整电磁场信息的系统。

先看一个实测的案例,在一块多层PCB 上,工程师把PCB 的周围敷上了一圈铜,在这个敷铜的处理上,工程师仅在铜皮的开始部分放置了几个过孔,把这个铜皮连接到了地层上,其他地方没有打过孔。

在高频情况下,印刷电路板上的布线的分布电容会起作用,当长度大于噪声频率相应波长的1/20 时,就会产生天线效应,噪声就会通过布线向外发射。容向系统科技有限公司 EMSCAN 在电子产品设计中的应用——PCB 敷铜问题

从上面这个实际测量的结果来看,PCB 上存在一个22.894MHz 的干扰源,而敷设的铜皮对这个信号很敏感,作为“接收天线”接收到了这个信号,同时,该铜皮又作为“发射天线”向外部发射很强的电磁干扰信号。

我们知道,频率与波长的关系为f= C/λ。式中f 为频率,单位为Hz,λ为波长,单位为m,C 为光速,等于3×108 米/秒,对于22.894MHz 的信号,其波长λ为:3×108/22.894M=13 米。λ/20 为65cm本PCB 的敷铜太长,超过了65cm,从而导致产生天线效应。目前,我们的PCB 中,普遍采用了上升沿小于1ns 的芯片。假设芯片的上升沿为1ns,其产生的电磁干扰的频率会高达 fknee = 0.5/Tr =500MHz。对于500MHz 的信号,其波长为60cm,λ/20=3cm。也就是说,PCB 上3cm长的布线,就可能形成“天线”。所以,在高频电路中,千万不要认为,把地线的某个地方接了地,这就是“地线”。一定要以小于λ/20的间距,在布线上打过孔,与多层板的地平面“良好接地”。

对于一般的数字电路,按1cm 至2cm 的间距,对元件面或者焊接面的“地填充”打过孔,实现与地平面的良好接地,才能保证“地填充”不会产生“弊”的影响。

由此,我们进行如下延伸:

1. 多层板中间层的布线空旷区域,不要敷铜。因为你很难做到让这个敷铜“良好接地”

2.一块PCB,不管有多少种电源,建议采用电源分割技术,并且只使用一个电源层。因为电源与地一样,也是“参考平面”,电源与地的“良好接地”是通过大量的滤波电容实现的,没有滤波电容的地方,就没有“接地”。

3. 设备内部的金属,例如金属散热器、金属加固条等,一定要实现“良好接地”。

4. 三端稳压器的散热金属块,一定要良好接地。

5. 晶振附近的接地隔离带,一定要良好接地。

结论:PCB 上的敷铜,如果接地问题处理好了,肯定是“利大于弊”,它能减少

信号线的回流面积,减小信号对外的电磁干扰。

PCB 丝印规范及要求相关推荐

  1. 如何优雅地弄好PCB丝印

    很多画PCB的人,会认为丝印不影响电路的性能,所以,对丝印并不重视.但是,对于一个专业的硬件工程师来说,必须重视这些细节. 下面介绍如何优雅地弄好PCB丝印. 一.摆放的位置. 一般来说,电阻.电容. ...

  2. Altium Designer调整PCB丝印位号经验

    针对后期元件装配,特别是手工装配元件,一般都得出 PCB 的装配图,用于元件放料定位之用,这时丝印位号就显示出其必要性了. 生产时PCB上丝印位号可以进行显示或者隐藏,但是不影响装配图的输出.按快捷键 ...

  3. 嘉立创EDA专业版PCB丝印的快速调整方法

    一.丝印位号调整 针对后期元件装配,特别是手工装配元件,一般都得输出PCB的装配图,用于元件放料定位之用,这时丝印位号就显示出其必要性了. 生产时PCB上丝印位号可以进行显示或者隐藏,但是不影响装配图 ...

  4. AltiumDesigner批量修改PCB丝印

    一.在PCB中选择任意一个器件(不要只选择了该器件的丝印),然后右键查找相似对象,直接按确定,即选择所有器件 二.第一步操作之后所有器件被选择,且会出现以下界面,在以下界面勾上show comment ...

  5. orCAD导出PCB丝印的方法

    1.首先确保电脑已安装pdffactory pro软件: 2.打开一个PCB文件,点击File→Plot Setup···,并按照图进行设置: 备注:如需要导出bottom层的丝印或者assembly ...

  6. 利用Cadence Allegro强大的功能节省您调丝印的时间

    本文转载自 https://www.mr-wu.cn 调丝印.拉等长.撩妹是老wu的工作日常,? 现在,随着Cadence Allegro 新版本的发布,其加入了强大的丝印辅助功能,让你不用再苦逼的浪 ...

  7. allegro 丝印 对齐_利用Cadence Allegro强大的功能节省您调丝印的时间

    调丝印.拉等长.撩妹是老wu的工作日常,? 现在,随着Cadence Allegro 新版本的发布,其加入了强大的丝印辅助功能,让你不用再苦逼的浪费时间去调丝印,能省下更多的时间来撩妹- 好吧,也许你 ...

  8. Altium AD20批量修改丝印大小、更改丝印字体、丝印显示中文、更改位号丝印 相对元件的位置

    AD默认的丝印不大美观,那么多位号的丝印,想一个个单个去修改显得不现实.这里借助全局批量修改,快速更改丝印的字体.大小.显示中文.相对元件位置. AD20批量修改丝印大小.字体 选中其中一个丝印,右键 ...

  9. Cadence allegro PCB 设计中,出零件位置图时,如何将丝印自动放在器件中心

    第一:打cadence allegro软件时,要选如图的选项,一定要选alegro productivity toolbox 第二:  allegro pcb设计 manufacture >La ...

最新文章

  1. 英伟达官宣:CUDA 将不再支持 macOS
  2. 【 MATLAB 】fliplr 函数介绍(从左到右翻转阵列)
  3. 在dw怎么关联css文件,重新设置Adobe Dreamweaver的文件关联解决办法
  4. 常见的面向对象的面试题(附答案)
  5. 【单片机相关】的网站
  6. TEAM WORK 認清自己的角色
  7. PLSQL 连接不上
  8. BI工具那么多 该如何选择
  9. 牛逼了,竟然真的有程序员做出了一套完整的地府后台管理系统,还开源了
  10. usb网卡android驱动+win7,USB无线网卡万能驱动下载
  11. wsimport 直接处理wsdl接口
  12. C#语言对AutoCAD二次开发(二)
  13. 六、CSS3的美化字体与段落
  14. python求两数最小公倍数_Python自定义函数实现求两个数最大公约数、最小公倍数示例...
  15. 尚硅谷javaWeb书城项目第一阶段 用js实现
  16. Facebook内战:关于欲望、天才和背叛的故事
  17. ps图片拖不进去_ps不能直接把图片拖进去怎么办
  18. Java序列化(Serialize)
  19. 线性判别分析(LDA),二次判别分析(QDA)和正则判别分析(RDA)
  20. 【性能调优】堆外内存溢出

热门文章

  1. 【IIS】如何安装Web平台安装程序
  2. jdbc技术实现万能查询,增加、删除插入操作
  3. 番茄钟java代码_c#编写的番茄钟倒计时器代码
  4. 列选主元的高斯消去法——MATLAB实现
  5. 国产加密算法 SM3
  6. ROS命令管理器-使用入门
  7. 免费下载:全国各级别行政边界数据下载
  8. python爬虫4.1模拟登录古诗词网并通过Cookie处理获取个人信息
  9. SOTA model
  10. 使用gensim训练中文语料word2vec