二十一、同时DRC也可以在上文二十条界面中设置,点击栏目前的颜色块即可删除错误;


二十二、有时DRC会报错,比如V S 错误,可能原本是正常的过孔到shape距离,此时在修改一些参数后会突然报错,可以通过稍微调整一下过孔而自动更新shape(动态shape),这样就正常了;


二十三、好习惯是新建板框时,除了outline,还应该建立一个rout keepin,这样在后期处理铜皮时,可以直接使用keepin的边界,直接敷铜,省去了自己画铺铜边界的麻烦,画keepin时,可以方便的使用Z-COPY功能,在edit 》 Z-COPY中:

Z-COPY的功能即是将一个对象以一定的offset拷贝到另一个层或对象中,比如上图中可以设置为etch 的某个网络,然后点选keepin即可画出以keepin为边界的网络铜皮;

参考:

allegro16.6建立板框,倒角及Keepin/Keepout区域使用Z-Copy实现-[PCB吧]专注Cadence Allegro交流|Cadence视频|Allegro视频|PCB培训|Cadence培训|Allegro培训|高速PCB培训 - Powered by Discuz!

Allegro铺铜详解_wendeng6780的博客-CSDN博客_allegro铺铜


二十四、回注步骤:

在allegro中选择logic,点击more,按照下图设置:

设置完成后点击close,选择rename,即可将PCB中的位号全部顺序重置;

再选择 输出 logic,将网表文件导出到指定路径;

在orCAD中选择 back annotate:

指定PCB路径,指定网表路径,指定SWP文件路径,勾选最后两项 ,在右侧栏中同样选择SWP文件,再点击确认即可;

注意:1 很多教程中都少了导出PCB logic的这一步,而这一步是不可缺少的;

2 进行回注时出现过错误,就是怎么导入PCB网表到CAD中都无法正确修改CAD中的位号,经过多次尝试,找到一个方法解决了问题:

有时即使操作正确,也会出现原理图位号修改失败的情况,此时可以在输出的SWP文件中,将文件名字修改一次,右侧 layout SWP文件不改,再次导入网表,即可成功修改所有元件名;

PS:网上也有通过修改rename.log后解决了无法修改orCAD位号的问题:

就是rename.log文件中有无用的字符,删除就可以了。就是PCB中位号的首字母不变,只重新排序。最后会不会有其他问题还没有检查,初步反标是成功了。

https://www.eda365.com/forum.php?mod=viewthread&tid=140921&page=1&_dsign=ec8bea86


二十五、orCAD导出BOM表方法

tools ——

主要在中间设置参数:

Item\tQuantity\tPart\tReference\tpcb footprint

Item\tQuantity\tPart\tReference\tpcb footprint

以上参数就够了

cadence——基本操作5相关推荐

  1. cadence软件_IC苦逼搬运工入职之——Cadence基本操作(1)

    一入职场深似海,从此微软是路人.作为入职萌新,工作以来最棘手的就是环境问题--这不仅包括枯燥束缚的996,还有IC苦逼搬运工整天对着的Cadence操作软件,真是头大.下面总结几点很实用的操作: 1. ...

  2. cadence基本操作

    供自己复习的笔记 快捷键 放置-P:旋转-R:镜像-V.H:连线-W:网络标签-N:总线条目-E:总线-B:接地-G:电源-F: 空脚-X:文本-T:节点-J 自动下一个-F4;实例编辑:Ctrl E ...

  3. cadence——基本操作6

    二十六.关闭一个颜色管理: 有时焊盘会出现引脚位号,在visibility中关闭所有层后还是会显示如图所示的焊盘,关闭需要在此处关闭: 二十七.走线时怎么保证两个PIN之间的连线是直线而不会弯曲: 在 ...

  4. Cadence基本操作之——SOIC封装

    一.创建shape 1.1 创建焊盘shape 1,新建shape symbol 2,先绘制矩形 shape -> rectangular 3,绘制圆形 shape ->circular, ...

  5. cadence——基本操作1

    一.调节PCB器件最小移动栅格距离:右键 > quick utilities > grids >定义Spacing: 注:各层都有最小栅格设置,不能只设置一层的: 同时,最小的栅格距 ...

  6. Cadence基本操作之——BGA封装库制作

    一.封装概述 从手册可以获得封装尺寸以及单位 二.制作BGA焊盘 1 ,焊盘计算 焊盘直径为0.75*0.8=0.6mm,因为BGA为球面,没必要按照最大值来画. 2,运行Pad Designer 3 ...

  7. Cadence入门笔记(1):创建元件库的基本操作!

    做硬件的同学都知道,在电路板到来的初期,我们需要各种各样的测试,这个FPGA为什么不能工作啦,DSP为什么链接不上丫之类的,需要我们根据电路图的版图来测试这些芯片的供电情况,以及电路的各个部分的电压等 ...

  8. Cadence(virtuoso)集成电路设计软件基本操作——库和库文件

    Cadence(virtuoso)集成电路设计软件基本操作--库和库文件 学习目标 cadence中库类型及分类 cadence库结构及其各层级含义 库和库分类 基准库: sample存储普通符号;U ...

  9. Cadence(virtuoso)集成电路设计软件基本操作——库管理

    Cadence(virtuoso)集成电路设计软件基本操作--库管理 学习目标 进入库管理的方法 添加.移动.改名等库操作 进入Library manager界面 注意:Library Path Ed ...

最新文章

  1. 为什么只有很少的人听说过西工大这个名字?
  2. (0061)iOS开发之iPad开发:UISplitViewController分割视图控制器
  3. HTML5中类jQuery选择器querySelector的使用
  4. warning modified in the future
  5. Win32ASM学习[12]:位测试指令位扫描指令
  6. qt5.3.1+opencv2.4.9编译环境的搭建
  7. LeetCode 2094. 找出 3 位偶数
  8. linux通用自启动管理,linux下通过xinetd服务管理 rsync 实现开机自启动
  9. 船舶网络搭建项目案例
  10. sms实现wap push的方法和格式
  11. Z-TEKCE COM控制线驱动
  12. 二分类模型AUC评价法
  13. 小猿日记(5)- 520特别篇
  14. 2018计算机cpu调研,2018年1月电脑CPU天梯图
  15. 海贼王python代码_这顶海贼王的帽子,我Python给你带上了 | 【人脸识别应用】
  16. 大型网站的演化之路——读《大型网站技术架构》
  17. Java 6-2:收放自如,融汇贯通,让线程不再疯癫——线程的阻塞和关闭
  18. getline 两次回车 解决办法
  19. K8S实战集训第一课 Ansible自动化部署k8s、弹性伸缩、Helm包管理、k8s网络模型介绍
  20. 盘数几则热门微信好友诈骗套路

热门文章

  1. 用pandas库提取IBTrACS中特定条件的热带气旋最佳路径数据
  2. 速卖通选品推荐:韩国市场有哪些潜力机会商品?
  3. SpringBoot 防止XSS攻击和SQL攻击拦截器(Filter)
  4. F5负载均衡、Juniper防火墙等设备取消CLI分页的命令
  5. 全角,半角 和 中文标点,英文标点
  6. 最小生成树——道路建设
  7. navbar-default、navbar-brand(logo栏)、navbar-text
  8. cisco 2960-24基础配置
  9. 靶点c语言,Nature关注的经典靶点,看完这篇就懂了
  10. 羽毛球双打区域_测试双打简介