作者:Roger Bremer;Tracey Chavers;Zhongmin Yu
Maxim射频产品部
转自硬件十万个为什么公众号

  射频(RF)电路的电路板布局应在理解电路板结构、电源布线和接地的基本原则的基础上进行。本文探讨了相关的基本原则,并提供了一些实用的、经过验证的电源布线、电源旁路和接地技术,可有效提高 RF设计的性能指标。考虑到实际设计中PLL 杂散信号对于电源耦合、接地和滤波器元件的位置非常敏感,本文着重讨论了有关 PLL 杂散信号抑制的方法。为便于说明问题,本文以 MAX2827 802.11a/g收发器的 PCB布局作为参考设计。

  设计 RF电路时,电源电路的设计和电路板布局常常被留到了高频信号通路的设计完成之后。对于没有经过认真考虑的设计,电路周围的电源电压很容易产生错误的输出和噪声,这会进一步影响到 RF电路的性能。合理分配 PCB的板层、采用星型拓扑的 Vcc引线(如图1所示),并在 Vcc引脚加上适当的去耦电容,将有助于改善系统的性能,获得最佳指标。

                   图 1:星型拓扑的 Vcc布线

电源布线和旁路的基本原则

  明智的 PCB板层分配便于简化后续的布线处理,对于一个四层 PCB板(WLAN中常用的电路板),在大多数应用中用电路板的顶层放置元器件和 RF引线,第二层作为系统地,电源部分放置在第三层,任何信号线都可以分布在第四层。第二层采用连续的地平面布局对于建立阻抗受控的 RF信号通路非常必要,它还便于获得尽可能短的地环路,为第一层和第三层提供高度的电气隔离,使得两层之间的耦合最小。当然,也可以采用其它板层定义的方式(特别是在电路板具有不同的层数时),但上述结构是经过验证的一个成功范例。

  大面积的电源层能够使 Vcc布线变得轻松,但是,这种结构常常是引发系统性能恶化的导火索,在一个较大平面上把所有电源引线接在一起将无法避免引脚之间的噪声传输。反之,如果使用星型拓扑则会减轻不同电源引脚之间的耦合。图 1 给出了星型连接的 Vcc布线方案,该图取自 MAX2826 IEEE 802.11a/g 收发器的评估板。图中建立了一个主 Vcc节点,从该点引出不同分支的电源线,为 RF IC的电源引脚供电。每个电源引脚使用独立的引线在引脚之间提供了空间上的隔离,有利于减小它们之间的耦合。另外,每条引线还具有一定的寄生电感,这恰好是我们所希望的,它有助于滤除电源线上的高频噪声。

  使用星型拓扑 Vcc引线时,还有必要采取适当的电源去耦,而去耦电容存在一定的寄生电感。

  事实上,电容等效为一个串联的 RLC电路,电容在低频段起主导作用,但在自激振荡频率(SRF):
                        

  大于fs频率之后,电容的阻抗将呈现出电感性。由此可见,电容器只是在频率接近或低于其SRF时才具有去耦作用,在这些频点电容表现为低阻。图 2给出了不同容值下的典型 S11参数,从这些曲线可以清楚地看到 SRF,还可以看出电容越大,在较低频率处所提供的去耦性能越好(所呈现的阻抗越低)。

                          图2 不同电容的阻抗曲线

  在 Vcc星型拓扑的主节点处最好放置一个大容量的电容器,如 2.2µF。该电容具有较低的 SRF,对于消除低频噪声、建立稳定的直流电压很有效。IC 的每个电源引脚需要一个低容量的电容器(如 10nF),用来滤除可能耦合到电源线上的高频噪声。对于那些为噪声敏感电路供电的电源引脚,可能需要外接两个旁路电容。例如:用一个 10pF电容与一个 10nF电容并联提供旁路,可以提供更宽频率范围的去耦,尽量消除噪声对电源电压的影响。每个电源引脚都需要认真检验,以确定需要多大的去耦电容以及实际电路在哪些频点容易受到噪声的干扰。

  良好的电源去耦技术与严谨的 PCB布局、Vcc引线(星型拓扑)相结合,能够为任何 RF系统设计奠定稳固的基础。尽管实际设计中还会存在降低系统性能指标的其它因素,但是,拥有一个“无噪声”的电源是优化系统性能的基本要素。
                       
                        图 3:过孔的电特性模型

接地和过孔设计

  地层的布局和引线同样是 WLAN 电路板设计的关键,它们会直接影响到电路板的寄生参数,存在降低系统性能的隐患。RF电路设计中没有唯一的接地方案,设计中可以通过几个途径达到满意的性能指标。可以将地平面或引线分为模拟信号地和数字信号地,还可以隔离大电流或功耗较大的电路。根据以往 WLAN评估板的设计经验,在四层板中使用单独的接地层可以获得较好的结果。凭借这些经验性的方法,用地层将 RF部分与其它电路隔离开,可以避免信号间的交叉干扰。如上所述,电路板的第二层通常作为地平面,第一层用于放置元件和 RF引线。

  接地层确定后,将所有的信号地以最短的路径连接到地层非常关键,通常用过孔将顶层的地线连接到地层,需要注意的是,过孔呈现为感性。图 3 所示为过孔精确的电气特性模型,其中 Lvia为过孔电感,Cvia 为过孔 PCB焊盘的寄生电容。如果采用这里所讨论的地线布局技术,可以忽略寄生电容。一个 1.6mm深、孔径为0.2mm的过孔具有大约 0.75nH的电感,在 2.5GHz/5.0GHz WLAN波段的等效电抗大约为 12Ω/24Ω。因此,一个接地过孔并不能够为 RF信号提供真正的接地,对于高品质的电路板设计,应该在 RF电路部分提供尽可能多的接地过孔,特别是对于通用的 IC封装中的裸露接地焊盘。不良的接地还会在接收前端或功率放大器部分产生有害的辐射,降低增益和噪声系数指标。还需注意的是,接地焊盘的不良焊接会引发同样的问题。除此之外,功率放大器的功耗也需要多个连接地层的过孔。


图 4. 以 MAX2827 参考设计板为例的 PLL滤波器元件布局

  滤除其它级电路的噪声、抑制本地产生的噪声,从而消除级与级之间通过电源线的交叉干扰,这是 Vcc去耦带来的好处。如果去耦电容使用了同一接地过孔,由于过孔与地之间的电感效应,这些连接点的过孔将会承载来自两个电源的全部 RF干扰,不仅丧失了去耦电容的功能,而且还为系统中的级间噪声耦合提供了另外一条通路。

  在本文的后面部分将会看到,PLL 的实现在系统设计中总是面临巨大挑战,要想获得满意的杂散特性必须有良好的地线布局。目前,IC 设计中将所有的 PLL 和VCO都集成到了芯片内部,大多数 PLL都利用数字电流电荷泵输出通过一个环路滤波器控制 VCO。通常,需要用二阶或三阶的 RC环路滤波器滤除电荷泵的数字脉冲电流,得到模拟控制电压。靠近电荷泵输出的两个电容必须直接与电荷泵电路的地连接。这样,可以隔离地回路的脉冲电流通路,尽量减小 LO中相应的杂散频率。第三个电容(对于三阶滤波器)应该直接与 VCO的地层连接,以避免控制电压随数字电流浮动。如果违背这些原则,将会导致相当大的杂散成分。图 4 所示为 PCB布线的一个范例,在接地焊盘上有许多接地过孔,允许每个Vcc去耦电容有其独立的接地过孔。方框内的电路是 PLL环路滤波器,第一个电容直接与 GND_CP相连,第二个电容(与一个 R串联)旋转 180度,返回到相同的GND_CP,第三个电容则与 GND_VCO相连。这种接地方案可以获得较高的系统性能。

  通过适当的电源和接地抑制 PLL 杂散信号满足 802.11a/b/g系统发送频谱模板的要求是设计过程中的一个难点,必须对线性指标和功耗进行平衡,并留出一定裕量,确保在维持足够的发射功率的前提下符合 IEEE和 FCC 规范。IEEE 802.11g系统在天线端所要求的典型输出功率为+15dBm,频率偏差 20MHz时为-28dBr。频带内相邻信道的功率抑制比(ACPR)是器件线性特性的函数,这在一定前提下、对于特定的应用是正确的。在发送通道优化 ACPR特性的大量工作是靠凭借经验对 Tx IC和 PA的偏置进行调节,并对 PA的输入级、输出级和中间级的匹配网络进行调谐实现的。

  然而,并非所有引发 ACPR的问题都归咎于器件的线性特性,一个很好的例证是:在经过一系列的调节、对功率放大器和 PA 驱动器(对 ACPR 起主要作用的两个因素)进行优化后,WLAN发送器的邻道特性还是无法达到预期的指标。这时,需要注意来自发送器锁相环中本振(LO)的杂散信号同样会使 ACPR性能变差。LO的杂散信号会与被调制的基带信号混频,混频后的成分将沿着预期的信号通道进行放大。这一混频效应只有在 PLL杂散成分高于一定门限时才会产生问题,低于一定门限时,ACPR将主要受 PA非线性的制约。当 Tx输出功率和频谱模板特性是“线性受限”时,我们需要对线性指标和输出功率进行平衡;如果 LO杂散特性成为制约 ACPR性能的主要因素时,我们所面临的将是“杂散受限”,需要在指定的POUT下将 PA 偏置在更高的工作点,减弱它对 ACPR的影响,这将消耗更大的电流,限制设计的灵活性。

  上述讨论提出了另外一个问题,即如何有效地将 PLL 杂散成分限制在一定的范围内,使其不对发射频谱产生影响。一旦发现了杂散成分,首先想到的方案就是将PLL 环路滤波器的带宽变窄,以便衰减杂散信号的幅度。这种方法在极少数的情况下是有效的,但它存在一些潜在问题。

     
                        图 5:采用环路滤波器的效果

  图 5 给出了一种假设的情况,假设设计中采用了一个具有 20MHz相对频率的 N分频合成器,如果环路滤波器是二阶的,截止频率为 200kHz,滚降速率通常为40dB/decade,在 20MHz频点可以获得 80dB的衰减。如果参考杂散成分为-40dBc(假设可以导致有害的调制分量的电平),产生杂散的机制可能超出环路滤波器的作用范围(如果它是在滤波器之前产生的,其幅度可能非常大)。压缩环路滤波器的带宽将不会改善杂散特性,反而提高了 PLL 锁相时间,对系统产生明显的负面影响。

  经验证明,抑制 PLL 杂散最有效的途径应该是合理的接地、电源布局和去耦技术,本文讨论的布线原则是减小 PLL 杂散分量的良好设计开端。考虑到电荷泵中存在较大的电流变化,采用星型拓扑非常必要。如果没有足够的隔离,电流脉冲产生的噪声会耦合到 VCO 的电源,对 VCO频率进行调制,通常称为“VCO牵引”。

  通过电源线间的物理间隔和每个 Vcc引脚的去耦电容、合理放置接地过孔、引入一个串联的铁氧体元件(作为最后一个手段)等措施可以提高隔离度。上述措施并不需要全部用在每个设计中,适当采用每种方式都会有效降低杂散幅度。

       
                       图 6:不合理的 VCC_VCO去耦测试结果

  图 6 提供了一个由于不合理的 VCO电源去耦方案所产生的结果,电源纹波表明正是电荷泵的开关效应导致电源线上的强干扰。值得庆幸的是,这种强干扰可以通过增加旁路电容得到有效抑制。另外,如果电源布线不合理,例如 VCO的电源引线恰好位于电荷泵电源的下面,可以在 VCO电源上观察到同样的噪声,所产生的杂散信号足以影响到 ACPR特性,即使加强去耦,测试结果也不会得到改善。这种情况下,需要考察一下 PCB布线,重新布置 VCO的电源引线,将有效改善杂散特性,达到规范所要求的指标。

RF高速电路的电源走线方式相关推荐

  1. 作为电子工程师,这些PCB走线方式你要知道

    转载: 作为电子工程师,这些PCB走线方式你要知道! (qq.com)https://mp.weixin.qq.com/s/L4xUerehPDHj9gS7XJcY3Q 01 电源布局布线相关 数字电 ...

  2. 触摸芯片电路布局和走线设计注意事项

    触摸芯片模拟电路 随着科技的不断发展,我们生活中的机械开关,不断的被模拟IC芯片所替代,这就可以将我们生活中的各类开关,按键更加的便捷,美观,体积小,很大的程度上提高了人们的体验感.广泛应用于玩具.消 ...

  3. PCB布线这几种走线方式,你会吗?

    在我们学习嵌入式开发的过程中,PCB布线是必不可少的.好的布线方式,轻则看着美观.布局合理,重则可以节约生产成本,达到良好的电路性能和散热性能,使元器件的性能达到最优.今天,小编梳理了PCB设计中常见 ...

  4. 多角度对比数据中心常见的三种走线方式

    01 三种走线方式的施工图片 ▽下走线(地板下走线) ▽天花吊顶上走线 ▽机柜顶部走线 02 三种走线方式对比 通过上面的比较,毫无疑问,机柜顶部走线模式是最有优势的,给用户带来很多好处,包括维护方便 ...

  5. 7805输入电流有要求吗_防雷!防护电路在PCB走线方面的要求(某500强企业内部资料~)...

    通信产品在应用的过程中,由于雷击等原因形成的过电压和过电流会对设备端口造成损害,因此应当设计相应的防护电路.接下来,板儿妹和大家介绍下防雷电路中的元器件以及防护电路在PCB走线方面的要求. 防雷电路中 ...

  6. java自行车内走线,科普向 公路车有几种全内走线方式?

    随着这两年车架设计的进步以及碟刹的普及,全内走线车架已经"走进千家万户",成为众多车友购车时的首要考虑因素.换句话说,在许多车友心中形成了"没全内走线还叫车么?" ...

  7. PCB上电源走线注意

    摘要:本文分析讨论了高速PCB板上由于高频信号的干扰和走线宽度的减小而产生的电源噪声和      压降,并提出了高速PCB的电源模型,采用电源总线网络布线,选取合适的滤波电容,模拟数字地      分 ...

  8. 高速串行总线走线难点在哪?重要线信号的处理经验分享

    转自:电子发烧友网 串行总线的发展一共目前可以总结分为 3 个环节时期: 时钟并行总线:小于 200MHZ,比如CPCI,PCIX,SDRAM,ISA,PIC 源同步时钟并行总线:小于 3200Mbp ...

  9. 【为什么是一堆线头?理论指导实践】浴霸电路接线安装走线详解

    现如今的浴霸等家电安装,特别是通过互联网购买的浴霸,如果自己不会安装或者没有包安装服务的话,自己决定开始安装是一件失分头疼的事情. 我最近网购了一款浴霸,opple的JDSF119型.由于并不清楚水电 ...

最新文章

  1. 安装node和spm过程
  2. jQuery autoComplete 样式
  3. Swift - 多线程GCD详解
  4. Oracle Enterprise Manager简介
  5. 清除浮动小记,兼容Ie6,7
  6. 【JS 逆向百例】X球投资者社区 cookie 参数 acw_sc__v2 加密分析
  7. 路由协议的管理距离值
  8. mysql load source_再说说LOAD和SOURCE
  9. android之Uniapp之Weex之module开发
  10. 计算机网络自顶向下方法 笔记 第一章:计算机网络和因特网
  11. 【操作系统】代码实践:先来先服务调度算法(FCFS),短进程优先调度算法(SJF),高响应比优先调度算法(HRRN)
  12. DevTools 无法加载源映射
  13. 三级行政区划 mysql_全国三级行政区划数据 常用查询语句
  14. uchome登陆机制分析(三)
  15. 2017年全国大学生电子设计竞赛 单相用电器分析监测装置(k题)
  16. 连接型智能BPM引擎——雀书
  17. Java岗大厂面试百日冲刺【Day54】— Redis4 (日积月累,每日三题)
  18. excel将常规数字转为日期格式
  19. flutter引入高德地图_玩玩Flutter Web —— 实现高德地图插件
  20. 北京卫星地图 百度卫星地图高清版(含道路地名标签叠加)

热门文章

  1. 租船题库整理 - 简答题、论述题
  2. 【C++】利用Unicode控制字符-RLO构造欺骗性文件后缀
  3. StarlingX分布式云部署(抢鲜)
  4. 百世集团2016校园招聘开发工程师笔试试卷
  5. 2012年CCS云计算高峰论坛
  6. 详谈软件测试工程师的分级
  7. 程序员的六大赚钱副业!
  8. JZ2440开发板之GPIO实验,遇到的链接语句、设置寄存器的问题
  9. https://blog.csdn.net/xm_csdn/article/details/74419683
  10. MATLAB如何求传函,FeedBack system matlab整理