FPGA管脚说明

Altera:

用户I/O:不用解释了。

配置管脚:

MSEL[1:0] 用于选择配置模式,比如AS、PS等。

DATA0 FPGA串行数据输入,连接到配置器件的串行数据输出管脚。

DCLK FPGA串行时钟输出,为配置器件提供串行时钟。

nCSO(I/O)FPGA片选信号输出,连接到配置器件的nCS管脚。

ASDO(I/O)FPGA串行数据输出,连接到配置器件的ASDI管脚。

nCEO

下载链期间始能输出。在一条下载链中,当第一个器件配置完成后,此信号将始能下一个器件开始进行配置。下载链上最后一个器件的nCEO悬空。

nCE 下载链器件始能输入,连接到上一个器件的nCEO,下载链的最后一个器件nCE接地。

nCNFIG 用户模式配置起始信号。

nSTATUS 配置状态信号。

CONF_DONE 配置结束信号。

电源管脚:

VCCINT 内核电压。130nm为1.5V,90nm为1.2V

VCCIO 端口电压。一般为3.3V,还可以支持多种电压,5V、1.8V、1.5V

VREF 参考电压

GND 信号地

时钟管脚:

VCC_PLL PLL管脚电压,直接连VCCIO

VCCA_PLL PLL模拟电压,截止通过滤波器接到VCCINT上

GNDA_PLL PLL模拟地

GNDD_PLL PLL数字地

CLK[n] PLL时钟输入

PLL[n]_OUT PLL时钟输出

特殊管脚:

VCCPD 用于寻则驱动

VCCSEL 用于控制配置管脚和PLL相关的输入缓冲电压

PROSEL 上电复位选项

NIOPULLUP 用于控制配置时所使用的用户I/O的内部上拉电阻是否工作

TEMPDIODEN 用于关联温度敏感二极管

******************************************************************************************************

1/1.I/O, ASDO

在AS 模式下是专用输出脚,在PS 和JTAG 模式下可以当I/O 脚来用。在AS 模式下,这个脚是CII

向串行配置芯片发送控制信号的脚。也是用来从配置芯片中读配置数据的脚。在AS 模式下,ASDO

有一个内部的上拉电阻,一直有效,配置完成后,该脚就变成三态输入脚。ASDO 脚直接接到配置芯片的ASDI 脚(第5 脚)。

2/2.I/O,nCSO

在AS 模式下是专用输出脚,在PS 和JTAG 模式下可以当I/O 脚来用.在AS 模式下,这个脚是CII

用来给外面的串行配置芯片发送的使能脚。在AS 模式下,ASDO

有一个内部的上拉电阻,一直有效。这个脚是低电平有效的。直接接到配置芯片的/CS 脚(第1 脚)。

3/3.I/O,CRC_ERROR

当错误检测CRC 电路被选用时,这个脚就被作为CRC_ERROR

脚,如果不用默认就用来做I/O。但要注意,这个脚是不支持漏极开路和反向的。当它作为CRC_ERROR 时,高电平输出则表示出现了CRC

校验错误(在配置SRAM 各个比特时出现了错误)。CRC 电路的支持可以在setting 中加上。这个脚一般与nCONFIG

脚配合起来用。即如果配置过程出错,重新配置.

4/4.I/O,CLKUSR

当在软件中打开Enable User-supplled start-up

clock(CLKUSR)选项后,这个脚就只可以作为用户提供的初始化时钟输入脚。在所有配置数据都已经被接收后,CONF_DONE

脚会变成高电平,CII 器件还需要299 个时钟周期来初始化寄存器,I/O 等等状态,FPGA

有两种方式,一种是用内部的晶振(10MHz),另一种就是从CLKUSR

接进来的时钟(最大不能超过100MHz)。有这个功能,可以延缓FPGA

开始工作的时间,可以在需要和其它器件进行同步的特殊应用中用到。

7/13.I/O,VREF

用来给某些差分标准提供一个参考电平。没有用到的话,可以当成I/O 来用。

14/20. DATA0

专用输入脚。在AS 模式下,配置的过程是:CII 将nCSO 置低电平,配置芯片被使能。CII然后通过DCLK 和ASDO

配合操作,发送操作的命令,以及读的地址给配置芯片。配置芯片然后通过DATA 脚给CII 发送数据。DATA 脚就接到CII

的DATA0 脚上。CII 接收完所有的配置数据后,就会释放CONF_DONE 脚(即不强制使CONF_DONE

脚为低电平),CONF_DONE 脚是漏极开路(Open-Drain)的。这时候,因为CONF_DONE 在外部会接一个10K

的电阻,所以它会变成高电平。同时,CII 就停止DCLK 信号。在CONF_DONE

变成高电平以后(这时它又相当于变成一个输入脚),初始化的过程就开始了。所以,CONF_DONE 这个脚外面一定要接一个10K

的电阻,以保证初始化过程可以正确开始。 DATA0,DCLK,NCSO,ASDO

脚上都有微弱的上拉电阻,且一直有效。在配置完成后,这些脚都会变成输入三态,并被内部微弱的上拉电阻将电平置为高电平。在AS

模式下,DATA0就接到配置芯片的DATA(第2 脚)。

15/21. DCLK

PS 模式下是输入,AS 模式下是输出。在PS 模式下,DCLK 是一个时钟输入脚,是外部器件将配置数据传送给FPGA

的时钟。数据是在DCLK 的上升沿把数据,在AS 模式下,DCLK脚是一个时钟输出脚,就是提供一个配置时钟。直接接到配置芯片的DCLK

脚上去(第6脚)。无论是哪种配置模式,配置完成后,这个脚都会变成三态。如果外接的是配置器件,配置器件会置DCLK

脚为低电平。如果使用的是主控芯片,可以将DCLK 置高也可以将DCLK

置低。配置完成后,触发这个脚并不会影响已配置完的FPGA。这个脚带了输入Buffer,支持施密特触发器的磁滞功能。

16/22. nCE

专用输入脚。这个脚是一个低电平有效的片选使能信号。nCE 脚是配置使能脚。在配置,初始化以及用户模式下,nCE

脚必须置低。在多个器件的配置过程中,第一个器件的nCE 脚要置低,它的nCEO 要连接到下一个器件的nCE 脚上,形成了一个链。nCE

脚在用JTAG编程模式下也需要将nCE 脚置低。 这个脚带了输入Buffer,支持施密特触发器的磁滞功能。

20/26. nCONFIG

专用的输入管脚。这个管脚是一个配置控制输入脚。如果这个脚在用户模式下被置低,FPGA就会丢失掉它的配置数据,并进入一个复位状态,并将所有的I/O

脚置成三态的。nCONFIG从低电平跳变到高电平的过程会初始化重配置的过程。如果配置方案采用增强型的配置器件或EPC2,用户可以将nCONFIG

脚直接接到VCC 或到配置芯片的nINIT_CONF

脚上去。这个脚带了输入Buffer,支持施密特触发器的磁滞功能。实际上,在用户模式下,nCONFIG信号就是用来初始化重配置的。当nCONFIG

脚被置低后,初始化进程就开始了。当nCONFIG脚被置低后,CII 就被复位了,并进入了复位状态,nSTATUS 和CONF_DONE

脚被置低,所有的I/O 脚进入三态。nCONFIG 信号必须至少保持2us。当nCONFIG 又回到高电平状态后,nSTATUS

又被释放。重配置就开始了。在实际应用过程中可以将nCONFIG 脚接一个10K 的上拉电阻到3.3V.

40/56. DEV_OE

I/O 脚或全局I/O 使能脚。在Quartus II 软件中可以使能DEV_OE 选项(Enable

Device-wideoutput Enable),如果使能了这一个功能,这个脚可以当全局I/O

使能脚,这个脚的功能是,如果它被置低,所有的I/O 都进入三态。

75/107. INIT_DONE

I/O 脚或漏极开路的输出脚。当这个脚被使能后,该脚上从低到高的跳变指示FPGA 已经进入了用户模式。如果INIT_DONE

输出脚被使能,在配置完成以后,这个脚就不能被用做用户I/O 了。在QuartusII 里面可以通过使能Enable INIT_DONE

输出选项使能这个脚。

76/108. nCEO

I/O 脚或输出脚。当配置完成后,这个脚会输出低电平。在多个器件的配置过程中,这个脚会连接到下一个器件的nCE

脚,这个时候,它还需要在外面接一个10K 的上拉电阻到Vccio。多个器件的配置过程中,最后一个器件的nCEO

可以浮空。如果想把这个脚当成可用的I/O,需要在软件里面做一下设置。另外,就算是做I/O,也要等配置完成以后。

82/121. nSTATUS

这是一个专用的配置状态脚。双向脚,当它是输出脚时,是漏极开路的。在上电之后,FPGA立刻将nSTATUS

脚置成低电平,并在上电复位(POR)完成之后,释放它,将它置为高电平。作为状态输出脚时,在配置过程中如果有任何一个错误发生了,nSTATUS

脚会被置低。作为状态输入脚时,在配置或初始化过程中,外部控制芯片可以将这个脚拉低,这时候FPGA就会进入错误状态。这个脚不能用作普通I/O

脚。nSTATUS 脚必须上拉一个10K 欧的电阻。

83/123. CONF_DONE

这是一个专用的配置状态脚。双向脚,当它是输出脚时,是漏极开路的。当作为状态输出脚时,在配置之前和过程中,它都被置为低电平。一旦配置数据接收完成,并且没有任何错误,初始化周期一开始,CONF_DONE

就会被释放。当作为状态输入脚时,在所有数据都被接收后,要将它置为高电平。之后器件就开始初始化再进入用户模式。它不可以用作普通I/O来用。这个脚外成也必须接一个10K

欧的电阻。

84/125,85/126. MSEL[1:0]

这些脚要接到零或电源,表示高电平或低电平。00 表示用AS 模式,10 表示PS 模式, 01是FAST AS 模式.如果用JTAG

模式,就把它们接00, JTAG 模式跟MSEL 无关,即用JTAG模式,MSEL

会被忽略,但是因为它们不能浮空,所以都建议将它接到地。

142/206 DEV_CLRn

I/O 或全局的清零输入端。在QuartusII 里面,如果选上Enable Device-Wide

Reset(DEV_CLRn)这个功能。这个脚就是全局清零端。当这个脚被置低,所有的寄存器都会被清零。这个脚不会影响到JTAG

的边界扫描或编程的操作。

altera fpga 型号说明_Altera FPGA管脚说明相关推荐

  1. altera fpga 型号说明_ALTERA之FPGA主流芯片选型指导.doc

    ALTERA之FPGA主流芯片选型指导.doc ALTERA主流芯片选型指导: 1.主流PLD产品: MAXII 新一代PLD器件,0.18um falsh工艺,2004年底推出,采用FPGA结构,配 ...

  2. altera fpga 型号说明_ALTERA的FPGA命名规则

    DIP中文解释:双列直插式封装.插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种.DIP是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等. PLCC中文解释:外形呈 ...

  3. altera fpga 型号说明_ALTERA的FPGA命名规则(转载)

    DIP中文解释:双列直插式封装.插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种.DIP是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等. PLCC中文解释:外形呈 ...

  4. (20)Xilinx FPGA型号(FPGA不积跬步101)

    1 Xilinx FPGA型号 项目使用过的FPGA型号有: A7 7系列FPGA A7 K7 7系列FPGA K7 160T 7系列FPGA K7 325T 7系列FPGA K7 410T 7系列F ...

  5. (102)FPGA面试题-如何选择FPGA型号?

    1.1 FPGA面试题-如何选择FPGA型号? 1.1.1 本节目录 1)本节目录: 2)本节引言: 3)FPGA简介: 4)FPGA面试题-如何选择FPGA型号: 5)结束语. 1.1.2 本节引言 ...

  6. 7a系列mrcc xilinx_Xilinx 7 Series FPGA!型号列表

    Xilinx 7 Series FPGA 型号列表 Supported Device(1),(2) Core Version Signaling Environment Virtex-5 XC5VFX ...

  7. ALTERA产品型号命名

    ALTERA 产品型号命名 XXX XX XX  X XX  X  X 1     2    3   4   5    6  7 工艺 + 型号 + LE数量 + 封装 + 管脚数目+ 温度范围 + ...

  8. FPGA学习笔记【FPGA原理与结构】

    注意:本篇内容根据<FPGA原理和结构>([日]天野英晴 著 赵谦 译)一书整理,作者也是初学者,有错漏请见谅 基础知识 FPGA即现场可编程门阵列(Field Programmable ...

  9. FPGA经验谈系列文章——FPGA开发方向以及算法开发模型

    提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档 FPGA经验谈系列文章--FPGA开发方向以及算法开发模型 前言 接口方向 算法方向 总结 前言 FPGA开发笼统的说可以分为两个方向 ...

最新文章

  1. 看博客学学Android(十三)
  2. 04——确定对象使用前被初始化
  3. mysql-5.7.21-winx64.zip 下载安装
  4. 各位 PHPer,Serverless 正当时
  5. 讲述下 :LVM逻辑卷管理遇到的问题
  6. idea 中文字体 自动变_提高工作效率,我推荐讯飞语记,瞬间语音秒变文字
  7. jdbcTemplate测试报错:没有合适的驱动
  8. 我的大学生涯软件工程一年半
  9. 正则表达式,js表单验证
  10. 自来水公司SCADA调度系统方案
  11. 站群服务器找11火星软件
  12. 证券行业的数字化转型:数字新基建 (云、中台、数字化解决方案)
  13. 计算机通信理论——问题问答
  14. 2019税务师课件视频题库分享
  15. 获取钉钉企业部门用户信息
  16. sql server使用教程(图文)
  17. 【idea文件夹右键新建,没有Java Class选项】
  18. ireport 5.6.0 + Jasper 6.8.0 报表生成
  19. 大学教授郑强的经典语录
  20. java动态生成pdf文件(使用itext编辑pdf)

热门文章

  1. photoshop插画插件_一键生成2.5D风格插画的PS插件
  2. 使用组件不渲染 Unknown custom element: <xxx> - did you register the component correctly? For recursiv
  3. 设计模式之设计模式入门
  4. dz论坛连接mysql数据库_DISCUZ! 修改数据库连接文件配置方法
  5. 订单23系统服务器,死亡搁浅寻物系统服务器任务内容介绍-死亡搁浅寻物系统服务器任务流程详情_牛游戏网...
  6. 计算机网络-1.计算机网络概述
  7. kettle发送邮件报错:535,authentication failed
  8. 大学综评自招面试 计算机专业,【荔枝高校大会】自招综评面试6月16日扎堆举行,这些准备工作要做好!...
  9. BZOJ4864[BeiJing 2017 Wc]神秘物质——非旋转treap
  10. Matlab--绘制高逼格地形图