在后端设计中,GDSLL,LEF,DEF,SDF,SPEF,SDC各代表什么意思?前端和中端流程中,SVF,SAIF又代表什么意思?
后端名词术语:在后端设计中,GDSLL,LEF,DEF,SDF,SPEF,SDC各代表什么意思?前端和中端流程中,SVF,SAIF又代表什么意思?
1、GDSII:描述版图层次,形状,位置,几何图形,拓扑关系等信息,是电路设计者与代工厂交换信息的文本,也可用于寄生参数的提取,功耗分析,电压降分析。
2、LEF:library exchange format 用于布局布线的物理库信息,有两种。一种tech lef包含工艺的技术信息(物理属性,设计规则,天线效应)。一种是cell lef 包含单元库中个单元的信息(一部分是采用site语句对布局最小单位的定义,一部分是采用MACRO语句对单元属性及几何形状的描述)。
下面是一个LEF文件的例子。MACRO是单元定义的关键字,每一个MACRO代表一个单元。CLASS core说明该单元用于芯片的核心区,SIZE确定了单元的面积大小,比如5.04是代表单元的高度,后面做单元供电route的时候,可以可能看到他们的宽度就是这个值,在后面定义引脚A,B,Y,VDD,VSS。
3、DEF:designexchange format,用于描述电路物理设计信息的文件格式,它不仅包含了电路的连接关系而且描述了电路布局布线后单元及互连线的具体物理信息。
4、SDF:standard delay format 描述了电路布局布线后单元及互连线的延时数据。由于这时的延时信息最接近电路真实的情况,所以文件最主要的作用是反标(back annotation)回前端仿真工具,对布局布线后产生的电路门级网表进行时序功能验证。
5、SPEF:standard parasitic exchange format 芯片寄生参数文件,它包括RC提取结果(SPF),以及电感L和转化时间slew,用于SI, STA分析;
6、SDC:synopsysdesign constraints 设计约束文件用于逻辑综合和物理实施的时序,面积,功耗的约束,使芯片满足设计要求的规范。
7、SVF:是DC工具的输出文件,用于Formality check使用。文件只要记录了DC对RTL的各种优化,寄存器名字变更等等。
8、SAIF:用于功耗分析,和IR drop 分析使用。主要描述了设计中每个net, 每个CELL的pin的翻转率(toggle rate)以及静态概率(static probability)
在后端设计中,GDSLL,LEF,DEF,SDF,SPEF,SDC各代表什么意思?前端和中端流程中,SVF,SAIF又代表什么意思?相关推荐
- 第三方支付流程中,如何利用回调来解决用户掉单的问题
目前,第三方支付的流程大致包含了三大部分:发起支付,发起退款,接收回调.例如电商就是通过交易驱动的产品类型,因此订单的每一步都要考虑转化率,提高转化率是电商的基础要求.在支付的过程中,用户可能因为拍错 ...
- 【ChatGPT】ChatGPT 在电商B端业务中的应用落地场景产品化思考
ChatGPT 在电商B端业务中的应用落地场景产品化思考 文章目录 ChatGPT 在电商B端业务中的应用落地场景产品化思考 电商B端业务的本质思考 电商B端业务的本质特征 1. 交易规模较大 2. ...
- 7nm工艺中的后端设计挑战
最近开始做一个7nm的项目,发现对于后端来说,有一些东西和之前的工艺有些不同,因此希望借此机会和大家分享一下. 目前虽然号称拥有或将要研发7nm工艺的有多家工艺厂商,但是具有实际流片能力的可能只有TS ...
- 后端设计中的特殊cell大盘点
后端设计中的特殊cell大盘点 后端设计中有几种常见的特殊cell类型,它们基本上都是physical only cell,但是各自的特点却又不同,而且不同的工具设置和插入他们的方式也不尽相同. W ...
- 【数字后端设计--PA分析】芯片设计中的IR drop是什么?
什么是IR Drop? I:电流 R:电阻 IR Drop是指出现在电源(VDD)和地(VSS)网络上电压下降或升高的一种现象. 指从芯片源头供电到Instance所消耗的电压,对于 Flipchip ...
- IC Compiler II(ICC II)后端设计流程——超详细
Preface 本文中英文结合(学习一些专有名词),主要介绍ICC II软件进行后端设计的主要流程,在阅读之前需要对数字IC设计流程有一定的了解. 逻辑综合相关知识请查看:Synopsys逻辑综合及D ...
- 数字IC后端设计如何快速入门?(内附学习视频)
虽然2022年IC行业门槛有所提高,但这也抵挡不住同学们对转行IC行业的热情,数字后端设计的发展前景和高薪也在众多岗位中脱颖而出,那么数字IC后端设计如何快速入门?下面IC修真院就带大家来了解一下. ...
- 数字IC后端设计实现流程之initial design
数字IC后端设计实现流程之initial design 前端提供的文件 门级网表 (Gate Level Netlist) 数字前端工程师或者是 R2N 的同事在 release 东西给后端工程师做 ...
- 《CMOS集成电路后端设计与实战》——3.3 标准单元设计流程
本节书摘来自华章出版社<CMOS集成电路后端设计与实战>一 书中的第3章,第3.3节,作者:刘峰,更多章节内容可以访问云栖社区"华章计算机"公众号查看. 3.3 标准单 ...
最新文章
- 游标对于分页存储过程
- iOS标准库中常用数据结构和算法之内存池
- Quarkus:一个Kubernetes原生Java框架
- python字典排序
- 正则表达式中^的用法
- Html img 标签
- 11.2.0.2 HAIP
- 基本的Testbench的搭建
- Spring框架之自动装配
- 【2018百度之星资格赛】1002 子串查询
- WinForm客户端限速下载(C#限速下载)
- Spring源码之ApplicationContext(七)获取消息资源
- C#如何生成随机不重复的数字
- json标准格式举例_JSON格式简介及一些对应函数
- 阶段3 2.Spring_08.面向切面编程 AOP_10 总结和作业安排
- 30个ies光域网带图_15个让你脚下更细腻的经典控球训练
- excel数据分析 - 17个计算统计类函数
- 香港 “一卡通”業務收費表
- 如何有效进行项目集管理?
- 1103 缘分数 (20 分)