目录

1.MIPI CSI-2 Receiver Subsystem IP架构

2.MIPI CSI-2 Receiver 核心详细信息

2.1 MIPI D-PHY

2.2 MIPI CSI-2 RX Controller

2.3 ECC/CRC Forwarding

2.4 VCX Support

2.5 AXI Crossbar

2.6 Video Format Bridge

2.6.1 视频输出端口宽度

2.6.2 多种数据类型的像素打包

​2.6.3 嵌入式非图像数据类型的像素打包

2.6.4 视频格式桥不存在时的像素打包

​2.7 AXI IIC

3. MIPI CSI-2 RX应用

4.性能

4.1 CSI2 RX子系统延迟

4.2 D-PHY延迟

4.3 MIPI CSI-2 RX Controller延迟

4.4 视频合适桥(VFB)延迟

4.5 CSI2 RX子系统延迟时钟总数

5.接口

5.1 时钟和复位

5.2 存在视频格式桥时的AXI4流视频接口

5.3 选择嵌入式非图像接口时的AXI4流接口

5.4 视频格式桥接器不存在时的AXI4流接口

5.5 其他接口

6.寄存器空间


1.MIPI CSI-2 Receiver Subsystem IP架构

2.MIPI CSI-2 Receiver 核心详细信息

2.1 MIPI D-PHY

说白了就是实现了MIPI的物理接口层。MIPI D-PHY实现了一个D-PHY RX接口,并提供了与CSI-2兼容的物理协议层支持。当链路速率大于1.5Gb/s时,MIPI D-PHY 支持抖动模式检测。可以看PG202了解更多信息。

MIPI D-PHY讲解https://blog.csdn.net/weiaipan1314/article/details/125756016?spm=1001.2014.3001.5501

2.2 MIPI CSI-2 RX Controller

MIPI CSI-2 RX控制器由MIPI CSI-2 RX1.1规范中定义的多个层级组成,如通道管理层、LLP层、字节到像素转换层,说白了就是实现了MIPI的CSI-2协议

MIPI CSI-2 RX控制器核心通过PPI从MIPI D-PHY核心接收每个通道的8位数据,最多支持4个通道。如下图所示,PPI(Physical protocol interface)上接收的字节数据随后由低层协议模块处理,以提取真实图像信息。最终提取的图像使用AXI4流协议提供给用户/处理器界面。通道管理块始终在从PPI接收的32位数据上运行,与通道数无关。

(1)1-4车道支持,寄存器支持选择多个通道;

(2)支持所有短包和长包;

(3)支持主要和多种次要的视频格式;

(4)数据类型(DT)交错;

(5)虚拟通道标识符(VC)交错;

(6)数据类型和虚拟通道交错;

(7)包头1bit的错误纠正码和2bit的错误检测;

(8)数据负载支持CRC效验;

(9)针对下游IPs的长包ECC/CRC转发能力;

(10)单lane支持最大2.5Gb/s的数据速率;

(11)基于数据格式的像素字节打包;

(12)AXI4-Lite接口访问核心寄存器;

(13)低功耗状态检测;

(14)错误检测(D-PHY级别错误、数据包级别错误、协议解码级别错误);

(15)提供中断支持,支持内部状态和错误信息;

如表下图所示,嵌入式非图像(数据类型代码为0x12)AXI4流接口数据宽度是根据所选的数据类型选择的。嵌入式非图像AXI4-流接口的宽度随着IP核所选的数据类型宽度可能不通。

2.3 ECC/CRC Forwarding

AXI4流接口的边带信号[包括/不包括视频格式网桥和嵌入式非图像接口]将从源[传感器]接收的ECC和CRC数据报告给下游IP。这允许下游IP在某些功能安全应用中重新计算ECC/CRC。

在错误场景中,如由于软重置而突然终止、在数据包传输过程中禁用核心、线路缓冲区处于满状态、接收数据包的字数大于实际有效负载,这些边带信号不会报告正确的ECC和CRC。

2.4 VCX Support

MIPI CSI-2标准v2.0特定VCX支持功能用于将可用虚拟通道的最大数量扩展到16个。启用此功能后,通过组合来自数据包标头的2位VC字段(LSB)和2位VCX字段(MSB)来推导虚拟通道。

2.5 AXI Crossbar

子系统中使用AXI Crossbar核根据地址将AXI4 Lite请求路由到相应的子核。

2.6 Video Format Bridge

视频格式桥接器核心使用用户选择的VC和数据类型信息,仅过滤出所需的AXI4流数据拍。该AXI4流数据基于数据类型信息进行进一步处理,输出基于每拍请求的像素数。

视频格式桥接核心处理在Vivado集成设计环境(IDE)中选择的数据类型,并过滤掉从CSI-2 RX控制器接收到的基于RAW8基于用户定义数据类型(0x30-0x37)之外的所有其他数据类型。

不管Vivado IDE的选择如何,RAW8基于用户定义的数据类型总是由视频格式桥核心处理。这允许多种数据类型支持,像素数据支持来自Vivado IDE的一种主要数据类型,元数据支持基于用户定义的基于字节的数据类型。当传输多个数据类型时(例如,RAW10和基于用户定义数据类型)时,真正的像素数据在AXI4流中被定义。

对于未对齐的传输,无法根据TKEEP信号为输出接口指定部分最终输出。

2.6.1 视频输出端口宽度

video_out接口中数据端口的宽度取决于所选的数据类型和所选的每拍像素数。宽度是RAW8和Vivado IDE中选择的数据类型乘以每拍像素数的最大值。然后根据AXI4流协议将其舍入到最近的字节边界。

举例1:选择RAW10、每个时钟输出2个像素

  • Single pixel width of RAW10 = 10bit
  • Single pixel width of RAW8 = 8bit

对于每个时钟选择的两个像素,RAW10和RAW8的有效像素宽度分别为20和16。视频输出端口宽度配置为单个像素宽度的最大值,并舍入到最近的字节边界。这导致视频输出端口宽度为24。

举例2:选择RAW7、每个时钟输出4个像素

  • Single pixel width of RAW7 = 7bit
  • Single pixel width of RAW8 = 8bit

对于每个时钟选择的两个像素,RAW7和RAW8的有效像素宽度分别为28和32。视频输出端口宽度配置为单个像素宽度的最大值,并舍入到最近的字节边界。这导致视频输出端口宽度为32。

2.6.2 多种数据类型的像素打包

当以不同像素宽度传输多个像素时,宽度较低的像素对正到最高有效位。

2.6.3 嵌入式非图像数据类型的像素打包

AXI4流TDATA宽度基于从Vivado®IDE中选择的主要数据类型。这个列出了嵌入的非图像数据类型字节在emb_nonimg_tdata上的位置。

2.6.4 视频格式桥不存在时的像素打包

视频输出中数据端口的宽度可以从Vivado IDE中的CSI-2选项TDATA width下选择。当不存在视频格式桥接器时,MIPI CSI-2接收子系统遵循MIPI CSI-2规范的推荐内存存储格式输出像素,这个时候就需要查看mipi CSI-2的规范文档。

不同数据类型举例如下:

2.7 AXI IIC

MIPI CSI-2规范的摄像机控制接口(CCI)与具有400 kHz操作和7位从寻址的I2C接口的快速模式变体兼容。根据用户选择,AXI IIC可作为该子系统的一部分。

3. MIPI CSI-2 RX应用

Xilinx MIPI CSI-2 RX控制器在摄像机传感器和执行基带处理的可编程设备之间实现摄像机串行接口。由于高分辨率摄像机的发展,摄像机-传感器接口的带宽需求增加。传统的并行接口需要越来越多的信号线,从而导致更高的功耗。新的高速串行接口,如MIPI CSI规范,可以在不牺牲功耗的情况下满足这些不断扩展的带宽要求。MIPI是移动产业集团定义的一组协议,用于标准化移动平台(如手机和平板电脑)内的所有接口。然而,移动行业的巨大容量和规模经济迫使其他应用程序也采用这些标准。因此,基于MIPI的摄像机传感器正越来越多地应用于汽车应用中的驾驶员辅助技术、视频安全监控摄像机、视频会议以及虚拟现实和增强现实等新兴应用中。

4.性能

本节详细介绍了各种核心配置的性能信息。

4.1 CSI2 RX子系统延迟

CSI2 RX子系统核心延迟是从串行线路上的传输开始(SoT)行为CSI-2 RX子系统输出的tvalid信号断言的时间。这包括D-PHY延迟、MIPI RX控制器延迟和VFB延迟(如果子系统中包括视频格式网桥)。

4.2 D-PHY延迟

MIPI D-PHY RX核心延迟是从串行线路上的传输开始(SoT)行为到PPI上的activehs信号断言的时间。HS_SETTLE 周期在D-PHY延迟计算中起着重要作用。下图提供了各种配置下D-PHY的延迟rxbyteclk时钟数。

4.3 MIPI CSI-2 RX Controller延迟

MIPI CSI-2 RX控制器核延迟是从PPI接口上的activehs断言到控制器输出上的有效信号断言的时间。下图提供了各种配置下MIPI CSI-2 RX Controller的延迟rxbyteclk时钟数。

4.4 视频合适桥(VFB)延迟

VFB核心延迟是从VFB输入流接口“tvalid”VFB输出流接口“tvalid”的时间。下图提供了各种配置下VFB的延迟rxbyteclk时钟数。

4.5 CSI2 RX子系统延迟时钟总数

通过增加链路通道数可以改善延迟时间。

5.接口

5.1 时钟和复位

dphy_clk_200M:D-PHY的时钟,必须为200MHz;

video_aclk:为子系统的所以核提供核心时钟,7系列最大为175MHz,UltraScale+最大为250MHz,此时钟频率应该大于等于lite_aclk时钟频率。

5.2 存在视频格式桥时的AXI4流视频接口

5.3 选择嵌入式非图像接口时的AXI4流接口

和5.2一致,只是时钟emb_nonimg_接口进行输出。

5.4 视频格式桥接器不存在时的AXI4流接口

和5.2一致。

5.5 其他接口

信号 输入输出 描述
csirxss_csi_irq
输出 来自CSI-2 RX控制器的中断(高电平有效)
csirxss_iic_irq
输出 来自AXI IIC的中断(高电平有效)
mipi_dphy_if
输入 DPHY接口
rxbyteclkhs
输出 PPI高速接收字节时钟
dlyctrl_rdy_out
输出 IDEALYCTRL的就绪信号输出,延迟值根据vtc变化进行调整

6.寄存器空间

通过axi_lite接口可以访问MIPI CSI-2 RX控制器、IIC控制器、MIPI D-PHY所有内部核心组件。

当AXI IIC核心不存在时,MIPI D-PHY偏移向上移动并从0x1_0000开始。软件驱动程序可以无缝地处理这个问题。


1.本文部分素材来源网络,版权归原作者所有,如涉及作品版权问题,请与我联系删除。

2.未经原作者允许不得转载本文内容,否则将视为侵权;

3.转载或者引用本文内容请注明来源及原作者;

4.对于不遵守此声明或者其他违法使用本文内容者,本人依法保留追究权等。

下面是我的个人微信公众号,关注【一个早起的程序员】精彩系列文章每天不断。

Xilinx MIPI CSI-2 Receiver Subsystem IP详解相关推荐

  1. HDMI设计4--HDMI 1.4/2.0 Receiver Subsystem IP

    Reference:https://china.xilinx.com/content/dam/xilinx/support/documentation/ip_documentation/v_hdmi_ ...

  2. TCP/IP详解学习笔记(9)-TCP协议概述

    终于看到了TCP协议,这是TCP/IP详解里面最重要也是最精彩的部分,要花大力气来读.前面的TFTP和BOOTP都是一些简单的协议,就不写笔记了,写起来也没啥东西. TCP和UDP处在同一层---运输 ...

  3. 《TCP/IP详解卷1:协议》第6章 ICMP:Internet控制报文协议-读书笔记

    章节回顾: <TCP/IP详解卷1:协议>第1章 概述-读书笔记 <TCP/IP详解卷1:协议>第2章 链路层-读书笔记 <TCP/IP详解卷1:协议>第3章 IP ...

  4. IPv6时代的《TCP/IP详解》!

    点击我,试试看吧!                                                    点击我,试试看吧!                              ...

  5. TCP/IP详解--第十七章

     第17章 TCP:传输控制协议 17.1    引言   本章将介绍 TCP为应用层提供的服务,以及 TCP首部中的各个字段.随后的几章我们在了 解TCP的工作过程中将对这些字段作详细介绍. 对TC ...

  6. TCP/IP详解--第十五章

     第15章 TFTP:简单文件传送协议 15.1    引言   TFTP(Trivial File Transfer Protocol) 即简单文件传送协议,最初打算用于引导无盘系统 (通常是工作站 ...

  7. TCP/IP详解--第五章

    第5章 RARP:逆地址解析协议 5.1   引言   具有本地磁盘的系统引导时,一般是从磁盘上的配置文件中读取  I P地址.但是无盘机, 如X终端或无盘工作站,则需要采用其他方法来获得 IP地址. ...

  8. TCP/IP详解--第一章

    说明:专栏中的内容是<TCP/IP详解>这本书,博主分享在此. 第1章概     述 1.1   引言 很多不同的厂家生产各种型号的计算机,它们运行完全不同的操作系统,但  TCP/IP协 ...

  9. TCP/IP详解--学习笔记(9)-TCP协议概述

    终于看到了TCP协议,这是TCP/IP详解里面最重要也是最精彩的部分,要花大力气来读.前面的TFTP和BOOTP都是一些简单的协议,就不写笔记了,写起来也没啥东西. TCP和UDP处在同一层---运输 ...

最新文章

  1. 简述机器指令与微指令之间的关系_技术动态 | 跨句多元关系抽取
  2. C语言写300k文件大概多少行,为什么 DELPHI 编译出的程序一般的来说至少都有300k呢?...
  3. Entity Framework中使用IEnumerableT、IQueryableT及IListT的区别
  4. python 调用bat失败_要想顺利通过Python面试,你最起码需要达到白银段位!
  5. 一时冲动:“通往瓦尔哈拉之路的冒险”
  6. kafka分区与分组原理_kafka 基本原理和概念
  7. 15原型模式(Prototype)
  8. 预告:Intel、Hulu、阿里、京东、携程等大数据实战直播
  9. mysql is needed by_libnuma.so.1()(64bit) is needed by mysql-community-server-5.7.9-1.el6.x86_64
  10. 脚本(js)控制页面输入
  11. python库--pandas--MultiIndex
  12. 多目录多源文件的驱动Makefile模板
  13. ES8新特性_async和await结合发送ajax请求---JavaScript_ECMAScript_ES6-ES11新特性工作笔记051
  14. Oracle 高级教程
  15. 零基础入门机器学习——声音识别——打卡Task1
  16. 设计(二) | PS功能快捷键(全)
  17. php商家商城,PHP红色小京东多商家入驻商城带移动端运营版
  18. 禁用和卸载树莓派 4B 上 avahi-daemon
  19. GAPNet基于图注意力的点神经网络用于局域特征探索
  20. vimdiff 命令使用技巧

热门文章

  1. websocket 与 socket
  2. Linux 结束进程快捷键
  3. 6.95英寸液冷双Turbo定义AI大屏旗舰荣耀Note10今日发布
  4. J2EE之dtd(文档类型定义)
  5. android.app.fragment instantiationexception,recreate导致的Fragment报的错误
  6. 学习OpenCV(1)开发环境的搭建
  7. 如何让ExtJS 5在IE 11兼容模式中显示正确
  8. 化构MIDAS NFX.2017.R1.20161104.Win32_64-ISO 1DVD
  9. 彻底关闭win10自动更新的操作步骤
  10. 找回PPT中丢失的源文件数据