你在解决系统计时问题时,是不是需要使用分立式晶振和振荡器呢?对于大多数硬件设计师来说,这看起来的确是一个显而易见的方法,又有谁会到互联网上费时费力地搜寻那些包括时钟发生器IC和缓冲器/分布器件的经优化时钟树解决方案呢。虽然节省时间,但是这个使用分立式晶振和振荡器的方法经常会导致物料清单(BOM)成本的增加,并且会降低整个系统的性能。WEBENCH®ClockArchitect(时钟架构师)是业内首款时钟和定时工具;这个工具建议用户使用一个包含TI广泛计时产品库中器件的系统时钟树解决方案。这个已获专利的多部分推荐算法—这款工具的精髓所在—为那些寻找高性能、灵活计时解决方案的设计师们提供快速解决方案,以及顺畅的使用体验。

除了推荐经优化的时钟树解决方案,这款工具特有先进锁相环(PLL)滤波器设计功能和相位噪声仿真功能,从而使你能够仿真并优化时钟树设计,以满足系统的需求。我们来一起看一看最近升级后的某些新特性。

现在你可以输入与外部基准有关的定制相位噪声系统配置,比如说晶体振荡器(XO)、压控晶体振荡器(VCXO)和压控振荡器(VCO)。外部基准源的准确建模可以极大地提升器件输出时钟相位噪声/抖动仿真结果的精度。请见图1。

图1.输入与基准时钟有关的定制相位噪声

WEBENCHClockArchitect让你从一个下拉列表中选择一个特定的TI计时器件(或者使用常规表示法的多个器件)。图2是你在选择所需器件、敲入输入和输出频率、并且设计一个环路滤波器或仿真相位噪声时的屏幕截图。

图2:器件过滤器

在这款工具中得出的相位噪声仿真值与实际芯片性能进行紧密匹配。然而,直到最近,分数倍分频锁相环(fractional-NPLL)的相位噪声仿真并不包含杂散。对WEBENCHClockArchitect的最近一次升级包括PLL相位检测器的建模,以及针对大多数器件的分数、次分数和其它部件特有杂散的建模。我们一直努力提高这款工具的杂散建模水平,并且不断升级与特定产品相关的功能。图3显示的是一个分数倍分频锁相环的示例,以及它所生成的带有杂散的输出时钟相位噪声曲线图。

图3:带有杂散的输出时钟相位噪声曲线图

我们也对PLL滤波器设计功能进行了某些升级。在最近发布的版本中,如图4的屏幕截图中所示,高级用户能够定制PLL带宽、相位裕量和gamma值等环路滤波器参数。你可以输入定制环路滤波器组件值或者从一个整数值列表中选择(如果这款器件提供这些数据的话),然后通过仔细查看波特图来检查环路稳定性(图5)。由于包含有PLL锁定时间建模功能,你可以验证环路滤波器设计策略对于PLL锁定时间(以及相位噪声)的影响,并考虑必要的设计均衡与取舍(图6)。

图4:定制环路参数选择

图5:定制环路滤波器组件选择和仿真

图6:锁定时间仿真和估算

直到近期,WEBENCHClockArchitect还只能够支持无源环路滤波器设计。现在,由于最新的一次升级,这个工具支持有源环路滤波器设计(在Advanced(高级)设置下)。相对于有源环路滤波器,无源环路滤波器通常由于其低成本、简单性和带内相位噪声等因素而受到用户欢迎。不过,在特定情况下—当VCO需要的调谐电压高于PLL电荷泵所能提供的电压时,或者当VCXO的输入阻抗不足时—就必须使用有源滤波器了。请见图7中的下拉菜单。

图7:有源环路滤波器选型和仿真

对WEBENCHClockArchitect的最后一个重大升级就是可以与其他用户分享设计。只需单击图8中显示的ShareProject(分享项目)按钮,你就可以生成一个包含所有设计细节的PDF格式的报告。

图8:分享设计

为了满足应用的严格要求,TI具有一个健康的产品库,其中包含灵活且高性能时钟发生器、时钟抖动消除器、射频(RF)PLL/合成器、时钟缓冲器和振荡器。

我所中意的时钟发生器和可编程振荡器分别是LMK03328和LMK61E2。这些器件具有超低RMS抖动性能(典型值100fs)、灵活性(集成EEPROM和ROM),以及丰富特性(支持频率裕量设定)。当你的下一个设计使用这些器件以及TI.com内所提供的很多其它器时,你可以用WEBENCHClockArchitect来仿真这个设计的相位噪声。

晶振噪声及杂散_如何判断是否需要使用分立式晶振和振荡器呢?相关推荐

  1. 晶振噪声及杂散_什么是温补晶振?温补晶振的工作原理是什么?

    晶振是一个神秘的存在,很多朋友对于晶振并非十分了解.晶振可分为有源晶振和无源晶振,再细分,便包含温补晶振.本文中,小编将对温补晶振的结构.温补晶振的原理予以介绍.如果你对温补晶振存在兴趣,不妨继续往下 ...

  2. 晶振噪声及杂散_关于晶振的知识

    晶振的基本原理及特性 晶振一般采用如图1a的电容三端式(考毕兹)交流等效振荡电路:实际的晶振交流等效电路如图1b,其中Cv是用来调节振荡频率,一般用变容二极管加上不同的反偏电压来实现,这也是压控作用的 ...

  3. 晶振噪声及杂散_晶振的原理及作用?

    展开全部 晶振的工作原理 一.什么是晶振? 晶振是石英振荡器的简称,英文名为Crystal,它是时e68a8462616964757a686964616f31333332623961钟电路中最重要的部 ...

  4. 晶振噪声及杂散_晶振频偏主要受什么影响?

    一般晶振频偏主要发生在无源晶振的实际应用中.一旦频偏严重超差,极有可能会造成整机不上电或系统无法运行. 晶振分为无源晶振和有源晶振两种.无源晶振需要电路匹配,单体无法起振.有源晶振本身已拥有包括IC在 ...

  5. 晶振噪声及杂散_晶振如何匹配电容看了就知道

    描述 一.什么是晶振 了解晶振之前,我们先来看一下我们最为熟悉的51单片机,我们都知道51单片机最小系统包括供电电源.复位电路以及晶振系统. 这是CPU能跑起来的最基本条件.由此我们可以看到晶振在电路 ...

  6. 锁相环低杂散快锁定优相噪猜想之进阶版

    锁相环(PLL)低杂散方案设想 [锁相环(PLL)低杂散方案设想_锁相环杂散_雪江南的博客-CSDN博客](https://blog.csdn.net/sinat_28083087/article/d ...

  7. 晶振为什么要加电容_需要配多大电容

    出处:晶振为什么要加电容_需要配多大电容 晶振是什么 晶振一般叫做晶体谐振器,是一种机电器件,是用电损耗很小的石英晶体经精密切割磨削并镀上电极焊上引线做成.这种晶体有一个很重要的特性,如果给他通电,他 ...

  8. 晶振波形不是正弦波_晶振的3种输出波形,你了解吗?

    对于晶振输出波形,相信一部分人可能认为只有两种波形,即无源晶振输出波形为正弦波,有源晶振输出波形为方波,小部分为正弦波. 由于在有源晶振内部加了整形电路,所以输出是方波,正弦波一般用的很少,普遍用的都 ...

  9. 蓝牙杂散超标_蓝牙杂散问题

    使用博通芯片的蓝牙,在3Ghz左右或者3.5Ghz左右存在杂散,请问调匹配能调出来吗?还有就是这杂散和焊在测试点的测试线焊的好坏有关吗?例如cable线的露出来的头短些好呢?请解释 谢谢指点,今天已经 ...

最新文章

  1. Fisheye camera
  2. hadoop+hive+spark搭建(一)
  3. Python学习笔记(六)if判断语句
  4. 数据结构:(翻转二叉树) 若二叉树采用二叉链表作存储结构,要交换其所有分支结点的左右子树的位置,采用()遍历方法最合适
  5. SAP UI5 应用开发教程之十九 - SAP UI5 数据类型和复杂的数据绑定
  6. Linux 内核定时器实验————复习到这
  7. python 数据分析-读写数据csv、xlsx文件
  8. 2011 - 12 - 12记录2011 - 12 - 11
  9. 开源资产管理系统_部署开源夜莺运维监控平台V3版本
  10. HTML5中的绘图SVG VS Canvas
  11. c语言函数定义的语法格式,C语言函数 -C语言函数定义的语法格式
  12. python语言实现医院管理系统
  13. CSS3颜色不透明度如何设置?
  14. VMware ESXi/ESX 的内部版本号和版本 (2143832)
  15. 计算机怎么会自动开机,电脑怎么设置为通电就自动开机
  16. 回顾(JavaScript)Js正则表达式
  17. 第五章 数据链路层与局域网
  18. 20-观察者模式Quarkus实现
  19. VmatrixOJ--[H 1003] 小壕的礼物
  20. 记一次服务器被木马注入攻击

热门文章

  1. 比特币现金生态:SLP开发人员发布新规则
  2. 漫谈BCH Token方案
  3. BCH综述:稳定发展,市场趋势,新应用
  4. Windows 8计算机管理器怎么打开?
  5. 极路由为何获MTK临幸?
  6. HighCharts使用心得
  7. Java基础学习——多线程(线程间通信-生产者消费者代码示例)
  8. 手把手教你简单接入微信SDK
  9. uploadify 上传
  10. RelativeLayout各个属性