1、射频电路的布局和连接尽可能地短

由于传输线拐角处的阻抗突变会造成信号反射,高频信号将作为电磁场能量辐射到空间中。结果,经“拐角”之后的信号电平值可能下降。 因此,在设计高频电路时,必须精心设计RF布局以使得RF走线拐角角度尽可能的小。

设计RF电路时,如果板上有足够的空间,则将RF相关元器件布置成尽可能直线化。 通过直线化布局布线布线,可以避免信号反射,防止信号电平值降低,以满足设计指标。

设计要点:在低频电路的时,信号走线成直角也可以正常工作。 然而,在高频电路中,即使走线铜箔宽度的细微变化也会产生影响,因为走线宽度变化,特征阻抗就会受到影响,发生信号反射,降低信号电平值,达不到设计指标。

2、在RF走线的拐角处通过放置元件或者圆弧走线的方式来降低特性阻抗突变造成的影响

还是围绕老wu第一点说的【避免特征阻抗突变】的原则,如果板上空间富裕,优先通过布局实现RF走线的短和直,如果布局空间不允许,需要拐角走线,一定避免直角或45°拐角走线,要走圆弧走线,如果实在要走直角了,可以通过放置元件通过元件的摆位的方式来替代走线来做90°角的转折,这样可以最大化避免阻抗突变造成的信号反射影响。

设计要点:在高频电路的情况下,重要的是改善RF线路的布局,即遵循【避免特征阻抗突变】的原则

3、为接地焊盘单独接地,避免共用接地过孔

设计高频电路时,必须认真处理RF信号走线和GND之间的连接。 在上图的反例中,RF元件的接地焊盘共用一个接地过孔与GND平面连接。

下图的改进实例中,为每个接地焊盘就近打了接地过孔与GND平面连接,接地环路更小,将噪声降至最低。

设计要点:与常规电路相比,高频电路对于与GND的连接必须严格处理,为每个接地焊盘单独提供一个接地过孔以最短的途径与地平面进行连接。

4、射频巴伦差分走线要保持对称

设计高频电路时,必须注意同一电路部分的接线。 比如上面的反例图示是射频巴伦(balun)电路,左右走线不对称。

下图改进的巴伦电路,缩短射频信号走线长度并且左右对称。

设计要点: 在高频电路的情况下,布线的影响很大。

5、RF信号走线50欧阻抗隔层参考尽量扩大挖空区域

对于具有RF/高速信号混合的PCB、RF射频信号走线需要控50欧阻抗,高速传输线也需要控阻抗,比如常见的单独50欧差分100欧,高速传输线为了有更多的空间走线,尽量走小的线宽,比如BGA区域4mil线宽/线距,但射频信号为了避免插入损耗(Insertion Loss),插入损耗主要包括介质损耗、导体损耗、辐射损耗和泄露损耗几个部分,是各种损耗成分的总和。射频信号适当加大走线线宽可以降低插入损耗,但线宽也不是越大越好,对于微波及毫米波的电路应用,较宽的线宽容易产生不必要的杂散信号,影响信号的传输。

一般RF走线线宽20mil,以对应0402的焊盘,但要满足50欧的阻抗,宽的线宽就意味着走线与参考层的距离要拉大(影响阻抗的因素包括介质厚度、介电常数、线宽、铜厚、阻焊油墨厚度,但其中介质厚度和线宽的影响最为显著,一般控阻抗要么调线宽要么控介质厚度)。

高速传输线线宽4mil、射频走线需要20mil,如果都是参考同一个平面,介质厚度是固定的,那就满足不了不同线宽控到同一阻抗。鉴于高速传输线需要控阻抗的走线较多,所以就拿射频走线来做调整,拉大介质厚度的方法就是隔层参考控阻抗,比如走线在顶层,把第二层挖空,参考第三层的平面,达到比较厚的介质厚度。

但是这个挖空也是有讲究的,老wu看到有的同学直接复制顶层的射频走线到第二层作为参考层的挖空区域,但…这个挖空区域还不够宽,要避免第二层的铜箔对阻抗造成影响,第二层的挖空区域要尽量大,至少也要3倍的射频走线的线宽。

来源:吴川斌的博客

打开APP精彩内容

点击阅读全文

50欧姆线设计 高频pcb_高频PCB设计:射频电路的布局的走线相关推荐

  1. STM32的智能语音识别的柔光台灯设计(源程序+原理图+PCB+设计说明书+PPT)

    本设计: 基于STM32的智能语音识别的柔光台灯设计(源程序+原理图+PCB+设计说明书+PPT) 原理图:Altium Designer 程序编译器:keil4/keil 5 编程语言:C语言 编号 ...

  2. AD 22 如何从SchDoc文件生成PcbDoc文件,进行布局和走线?

    AD 22 如何从SchDoc文件生成PcbDoc文件,进行布局和走线? 请参考这个视频: Defining the Board Shape in Altium Designer | Altium D ...

  3. 50欧姆线设计 高频pcb_高频电路布线的应对方法有哪些?

    高频电路布线的应对方法有哪些? 文/中信华PCB 什么是高频电路布线?应该如何应对?说到高频电路布线,PCB设计工程师的比较头疼的.对于高频电路设计是一个非常复杂的设计过程,其布线对整个设计至关重要! ...

  4. ad 原理图差分线_usb hub原理图及pcb设计

    大家好,小北和大家一起来学习usb hub原理图及pcb设计.电路图由FE1.1S主控芯片,分出四路USB线.电源采用5V供电,整板供电约需要2.5A,在我们设计电路时,一个USB2.0接口一般按50 ...

  5. 触摸芯片电路布局和走线设计注意事项

    触摸芯片模拟电路 随着科技的不断发展,我们生活中的机械开关,不断的被模拟IC芯片所替代,这就可以将我们生活中的各类开关,按键更加的便捷,美观,体积小,很大的程度上提高了人们的体验感.广泛应用于玩具.消 ...

  6. FOC——17.PCB布局和走线

    文章目录 1.布局注意事项 2.走线的注意事项 2.1.逆变桥的大电流回路尽量短(Vbus GND UVW) 2.2逆变桥和Vbus地之间的电容尽量靠近MOS管 2.3.预驱动芯片的地不能与Vbus的 ...

  7. 谈一下PCB的布局与走线

    前言 最近一直在做PCB的layout.所以有了一些关于layout的经验与感悟.所以记录下来,防止忘记. 一.布局 1.原理图的核对 我们进行layout的第一步,就是拿到原理图后,进行原理图的核对 ...

  8. AD20和立创EDA设计(4)PCB设计

    (1)本文主要介绍如何将从立创EDA导出的原理图,在AD20进行PCB设计. (2)需提前观看:AD20和立创EDA设计(3)微调原理图和原理图检查: (3)邀请加入嵌入式社区,您可以在上面发布问题, ...

  9. allegro pcb如何查找没有连接网络的走线,过孔

    当信号线很多的时候,需要把信号先引出来,但是很多时候走线或者修线的时候,可能找不到某根线(前提是没有连接到具体的pin或者via上),或者查找没有连接的过孔,如果一个个去找是一个很痛苦的事. 可以使用 ...

最新文章

  1. 【题目解析】1015 Reversible Primes (20 分)_27行代码AC
  2. 凭自己本事单的身是一种怎样的体验?你根本配不上如此优秀的我!
  3. 判断字符为空_算法题:字符串转换整数 (atoi)
  4. LeetCode 413. Arithmetic Slices
  5. C语言连接Oracle数据库
  6. 致我爱的动漫--Fate 系列 Part 1:《Fate/Zero》
  7. 一个牛人在美国的跳槽经历(转)
  8. go语言实现where in查询
  9. 如何跨入AI的大门 Python人工智能方向怎么样
  10. sql 用户定义函数自动生成自增长ID
  11. 翻译程序、汇编程序、编译程序、解释程序的区别与联系
  12. Linux下移动anaconda虚拟环境的位置
  13. 服务器禁止访问文件,服务器文件夹访问权限设置 控制访问权限方法
  14. 【文末有福利! 】刷脸开锁:背后的技术绝招
  15. 深度剖析数据在内存中的存储(修炼内功~吊打面试官)
  16. 肖邦21首夜曲 简略介绍
  17. 【macOS免费软件推荐】第3期:ProperTree
  18. Ubuntu20.04美化桌面 dock栏居中
  19. 第十四届蓝桥杯三月真题刷题训练——第 22 天
  20. jquery和workerman实例和案例demo代码

热门文章

  1. 小程序开发之全栈开发(一)
  2. 人脸识别技术禁令再来!美国又一城市禁止面部识别软件
  3. js layui跳转页面_Layui数据表格跳转到指定页的实现方法
  4. WPF 制作带TreeView的ComBox
  5. 目标检测YOLO实战应用案例100讲-基于深度学习的航拍图像YOLOv5目标检测研究及应用(论文篇)
  6. MobilenetV2学习笔记 --- MobileNetV2: Inverted Residuals and Linear Bottlenecks
  7. sigmod 求导计算
  8. systemd服务分析
  9. C++ endl/ends/flush的区别
  10. CleanCode-函数