文章目录

  • 与门
  • 或门
  • 非门
  • 小结

与门


图片节选自 电子一讲通

  1. 当A或者B为低电压也就是小于5v时,A与B被导通,这时会产生电流,根据v=IR,上端电阻将会产生一个电流,Y这边的电势就为一个低电势,当A与B都是高电势时也就是大于5V时,会成为断路,几乎没有电流,所以可以说Y的电势就等于5V
  2. 当然还有一种表示形式
    如图,如果A为高电势,B为低电势,AB导通,产生电流,R2两端会有一个电势差,Y这里就变成了低电势。其次:如果B为高电势,A为低电势,对于B这一条为短路,就可以不考虑这一条路,只看A,A为低电势,Y和A一样为低电势。接着如果A为低电势,B为低电势,很显然,Y也是低电势。所以只有A,B全为高电势时Y才为高电势,简单分析一下,AB电势相同,内路不会产生电流,A,B之间相当于断路,无电流流动,电势处处相等。

或门

  1. (1)如果A高电势,B低电势,B口二极管左侧全为低电势,因为有电阻R3的原因,电流不会大到断路,e且r右侧全为高电势(2)同理如果A为低电势,B为高电势和第一种情况一样(3)如果A为低电势,B为低电势,当然Y为低电势(4)如果A,B为高电势,那么A与B都被导通,Y电势显然也是如此。
  2. 变化同理用一个电阻一个二极管也可以处理问题(1)如果A为高电势,B为低电势,A到B无法被导通于是,Y的电势与A相同(因为没有电流产生所以就没有电势差)(2)如果A为低电势,B为高电势,Y和二极管右侧,R5右侧的电势相同,这里的电势因为二极管单向导电,和B的电势相同。(3)如果B和A同为高电势,Y当然为高电势,电路中仍然没有电流。(4)同时为低电势,同样没有电流,Y的电势当然和A和B都相同

非门

  1. 三极管

① 三极管非门

A为高电平,T1导通,Y为低电平;A为低电平,T1截止,Y为高电平。

  1. 同样如果有电流就会造成电势差,如果没有电流电势就会处处相等。思路永远是这样,当然我们更重要的是了解三极管的机制,三极管分为PNP,NPN,NPN型在A处逐渐增加施加的正电压,三极管将会逐渐导通(c到e),电流逐渐变大,Y的电势逐渐变小。 PNP型在A处逐渐增加施加的负电压,三级管也会逐渐导通,导向为从e>c。而我们可以利用一下,一个大的电压可以产生大的电流,那么我们可以利用最开始到现在一直强调的有电流就会有电势降低,所以我们只需要将电势降一降就可以了,这里我们就看到了非门的影子。如果A为高电势,电流很大,电势降低比较大,那么Y的电势为低电势。如果A为低电势,没有电流,电势处处相等,Y为高电势。完美结束。

小结

在这里我更多的是介绍一下电路内在的机理,更想介绍核心思路有电流就会有电势降低,没有电流电势就会处处相等。如果想了解更多有趣的门电路请参考电路门

关于晶体管所制作的门电路相关推荐

  1. 从晶体管开始聊聊计算机为什么采用二进制

    目录 1.理论先行 1.1.二进制思想的提出 1.2.二进制思想的初步实现 1.3.二进制思想在现代计算机上的实现 1.4.二进制运算的好处 2.从晶体管到"1+1=2" 2.1. ...

  2. 电子技术——晶体管尺寸

    电子技术--晶体管尺寸 在本节我们介绍关于IC设计的一个重要的参数晶体管尺寸(例如长度和长宽比).我们首先考虑MOS反相器. 反相器尺寸 为了说明 (W/L)(W/L)(W/L) 的尺寸大小以及 (W ...

  3. [转帖]超能课堂 CPU制作过程

    http://www.expreview.com/50814.html 一般来说,我们对IC芯片的了解仅限于它概念,但是对于已经应用到各式各样的数码产品中IC芯片是怎么来的?大家可能只知道制作IC芯片 ...

  4. 史上最牛总结!电源完整性设计请看这一篇

    博主福利:电子设计学习资源大礼包! http://mp.weixin.qq.com/mp/homepage?__biz=MzU3OTczMzk5Mg==&hid=7&sn=ad5d5d ...

  5. 文件系统调用和Linux文件系统基础

    文件系统调用和Linux文件系统基础 keywords fdisk.LBA.CHS.MBR.super struct.directory.file.inode.inode table.block.fi ...

  6. JFET直耦级联放大电路:MPF102,2SK102

    简 介: 使用两个JFET构成直接耦合级联放大,可以稳定的工作在输入和输出都是电感负载的情况下,而不发生自激振荡.本文通过测试 MPF102 构成的直耦级联放大电路,验证了这种电路的稳定性.对于环形磁 ...

  7. 编写Linux内核模块——第三部分:按键和发光二极管

    [编者的话]了解了基本的内核模块开发.内核空间和用户空间交互之后,终于要开始和硬件设备直接交互了.Linux内核提供了对通用输入输出接口.中断请求等的封装,让驱动开发者可以利用中断来控制硬件线路上的设 ...

  8. FPGA初学者入门相关概念知识点

    一.基础入门 1.整体理解 简单来说,FPGA 就是"可反复编程的逻辑器件". ASIC 和 FPGA 就如同印刷品和白纸 ARM 虽然有很多外设,DSP 虽然具备强大的信号运算能 ...

  9. 信号完整性与电源完整性分析 第三版 pdf_信号完整性揭秘于博士SI设计手记高清PDF分享...

    今天给大家分享一本书,于博士的信号完整性分析.信号完整性,在产品设计中尤为重要,是对电子信号质量的一系列度量标准,是一项非常有挑战性的设计,本书写的非常精彩,大家可以好好学习参考下,站在巨人的肩膀上设 ...

最新文章

  1. Oracle_Rac_BackgroudProcess
  2. Java 集合系列07之 Stack详细介绍(源码解析)和使用示例
  3. JSP中的注释操作及JSP中的三种Scriptlet
  4. Ample Sound Ample Guitar Semi Hollow Mac - 半空心体式吉他
  5. python playsound播放时关闭_Python3 超好用的音频播放模块 playsound
  6. 使用pyspider爬取巨量淘宝MM图片 1
  7. hdu6287(分解质因数+二分)
  8. html图片、背景音乐、滚动文字
  9. 室内可见光定位matlab代码,visible-led-communication 这里给出了几个可见光通信的MATLAB程序...
  10. 记一次NGINX配置问题
  11. bugku-misc练习(一)
  12. 目标跟踪评估绘图(3):ubuntu18.04在MATLAB2016b下的vot-toolkit配置,绘制VOT数据集的EAO评估图,与其他算法进行比较
  13. jdk8 stream
  14. eclipse svn忽略classpath、target、.project等
  15. 高数_证明_极限存在的单调有界准则
  16. elementUI calendar日历事例
  17. 智慧灯杆基于边缘计算网关的单灯远程控制功能
  18. python_day12(笔记及练习)
  19. 速度快1000倍!DeepMind更新WaveNet用于Google助手
  20. struts多模块开发

热门文章

  1. 易语言免登录获取QQ/昵称/头像/在线状态源码
  2. 用extjs发现ie漏洞
  3. 《临床医学丛书》征主编、副主编、编委
  4. 震撼!全球超低功耗LED显示屏生产基地现场首播成功!
  5. 关于虚拟机繁忙,关不掉的解决方法,无法用任务管理器关闭的解决方法
  6. (最简单)红米6 红米6A的USB调试模式在哪里开启的步骤
  7. bzoj 1017: [JSOI2008]魔兽地图DotR【树形dp+背包】
  8. Web2.0-个人品牌打造指南
  9. Seata-XA模式 原理
  10. quartusII 11.0 64位破解不完全问题解决办法