脚号

引脚名称

主功能

默认复用

重定义

备注

1

VBAT

VBAT

--

--

说明1

2

PC13-TAMPER-RTC

PC13

TAMPER-RTC

--

说明3

3

PC14-OSC32_IN

PC14

OSC32_IN

--

说明3

4

PC15-OSC32_OUT

PC15

OSC32_OUT

--

说明3

5

OSC_IN

OSC_IN

--

CAN_RX

晶振

6

OSC_OUT

OSC_OUT

--

CAN_TX

晶振

7

NRST

NRST

--

--

复位

8

PC0

PC0

ADC123_IN10

--

ADC

9

PC1

PC1

ADC123_IN11

--

ADC

10

PC2

PC2

ADC123_IN12

--

ADC

11

PC3

PC3

ADC123_IN13

--

ADC

12

VSSA

VSSA

--

--

模拟地

13

VDDA

VDDA

--

--

模拟电

14

PA0-WKUP

PA0

WKUP/USART2_CTS

ADC123_IN0

TIM2_CH1_ETR

TIM5_CH1/TIM8_ETR

--

说明4

说明5

说明6

15

PA1

PA1

USART2_RTS/ADC123_IN1

TIM5_CH2/TIM2_CH2

--

16

PA2

PA2

USART2_TX/TIM5_CH3

ADC123_IN2/TIM2_CH3

--

17

PA3

PA3

USART2_RX/TIM5_CH4

ADC123_IN3/TIM2_CH4

--

18

VSS_4

VSS_4

--

--

数字地

19

VDD_4

VDD_4

--

--

数字电

20

PA4

PA4

SPI1_NSS/USART2_CK

DAC_OUT1/ADC12_IN4

--

21

PA5

PA5

SPI1_SCK/DAC_OUT2

ADC12_IN5

--

22

PA6

PA6

SPI1_MISO/TIM8_BKIN

ADC12_IN6/TIM3_CH1

TIM1_BKIN

23

PA7

PA7

SPI1_MOSI/TIM8_CH1N

ADC12_IN7/TIM3_CH2

TIM1_CH1N

24

PC4

PC4

ADC12_IN14

--

25

PC5

PC5

ADC12_IN15

--

26

PB0

PB0

ADC12_IN8/TIM3_CH3

TIM8_CH2N

TIM1_CH2N

27

PB1

PB1

ADC12_IN9/TIM3_CH4

TIM8_CH3N

TIM1_CH3N

28

PB2

PB2/BOOT1

--

--

29

PB10

PB10

I2C2_SCL/USART3_TX

TIM2_CH3

30

PB11

PB11

I2C2_SDA/USART3_RX

TIM2_CH4

31

VSS_1

VSS_1

--

--

数字地

32

VDD_1

VDD_1

--

--

数字电

33

PB12

PB12

SPI2_NSS/I2S2_WS

I2C2_SMBA/USART3_CK

TIM1_BKIN

--

说明7

34

PB13

PB13

SPI2_SCK/I2S2_CK

USART3_CTS/TIM1_CH1N

--

35

PB14

PB14

SPI2_MISO/TIM1_CH2N

USART3_RTS

--

36

PB15

PB15

SPI2_MOSI/I2S2_SD

TIM1_CH3N

37

PC6

PC6

I2S2_MCK/TIM8_CH1

SDIO_D6

TIM3_CH1

说明8

38

PC7

PC7

I2S3_MCK/TIM8_CH2

SDIO_D7

TIM3_CH2

39

PC8

PC8

TIM8_CH3/SDIO_D0

TIM3_CH3

40

PC9

PC9

TIM8_CH4/SDIO_D1

TIM3_CH4

41

PA8

PA8

USART1_CK

TIM1_CH1/MCO

--

42

PA9

PA9

USART1_TX/TIM1_CH2

43

PA10

PA10

USART1_RX/TIM1_CH3

44

PA11

PA11

USART1_CTS/USBDM

CAN_RX/TIM1_CH4

45

PA12

PA12

USART1_RTS/USBDP

CAN_TX/TIM1_ETR

46

PA13

JTMS/SWDIO

--

PA13

47

VSS_2

VSS_2

--

--

数字地

48

VDD_2

VDD_2

--

--

数字电

49

PA14

JTCK/SWCLK

--

PA14

50

PA15

JTDI

SPI3_NSS/I2S3_WS

TIM2_CH1_ETR

PA15/SPI1_NSS

51

PC10

PC10

UART4_TX/SDIO_D2

USART3_TX

52

PC11

PC11

UART4_RX/SDIO_D3

USART3_RX

53

PC12

PC12

UART5_TX/SDIO_CK

USART3_CK

54

PD2

PD2

TIM3_ETR/UART5_RX

SDIO_CMD

55

PB3

JTDO

SPI3_SCK/I2S3_CK

PB3/TRACESWO

TIM2_CH2

SPI1_SCK

56

PB4

NJTRST

SPI3_MISO

PB4/TIM3_CH1

SPI1_MISO

57

PB5

PB5

I2C1_SMBA/SPI3_MOSI

I2S3_SD

TIM3_CH2

SPI1_MOSI

58

PB6

PB6

I2C1_SCL/TIM4_CH1

USART1_TX

59

PB7

PB7

I2C1_SDA/TIM4_CH2

USART1_RX

60

BOOT0

BOOT0

--

--

61

PB8

PB8

TIM4_CH3/SDIO_D4

I2C1_SCL

CAN_RX

62

PB9

PB9

TIM4_CH4/SDIO_D5

I2C1_SDA

CAN_TX

63

VSS_3

VSS_3

--

--

数字地

64

VDD_3

VDD_3

--

--

数字电

说明:

1)      VBAT:VBAT给RTC和备份区域供电,目的是在VDD断电时保证相关区域的数据内容有效,一般连接到外部电池。若不用此功能,可直接连接到VDD。

2)      供电方案:

Ø  每个VDD各接一个0.1uF陶瓷电容,VDD3需要再接一个4.7~10uF的钽电容;

Ø  VDDA:10nF陶瓷电容+1nF钽电容;

Ø  VREF+:可接VDDA,也可接外部参考源,此时,需要接10nF陶瓷电容+1nF钽电容;

3) PC13/PC14/PC15:内部连接了模拟开关,只能通过少量的电流,驱动能力不够(不能用于点亮LED),且不能同时使用,尽量不用。

4)  进入待机模式之后,PA0-WKUP引脚上的上升沿,作为待机模式唤醒条件。

5)  USART/UART:CTS/RTS/CK/TX/RX,一般只使用TX/RX引脚实现异步通信,加上CK可以实现同步通信,CTS/RTS是硬件流控引脚,一般不用。

6)  TIMER:TIM1~TIM8,其中,TIM1/TIM8为高级控制定时器,TIM2~TIM5为普通定时器,TIM6/TIM7为基本定时器。

Ø  TIM1/TIM8:BKIN为故障信号,用来关闭TIM1的输出,ETR为外部触发输入引脚,可用来对脉冲计数,CH1~CH4为4路输入捕获/PWM输出信号,CH1/CH1N/CH2/CH2N/CH3/CH3N为三相电机控制信号,带N为反向信号。

Ø  TIM2~TIM5:ETR功能同上,CH1~CH4功能同上;

Ø  TIM6~TIM7:无外部引脚与其相连,只有定时器功能。

7)       I2S:I2S2/I2S3与SPI2/SPI3共用三个引脚,WS/NSS,CK/SCK,SD/MOSI,MCK与MISO不共用,I2S时序与SPI类似。

8)       SDIO:一般应用,只使用4根数据线(D0~D3)以及CMD/CK,分别代表控制线/时钟线。

stm32f103rct6引脚功能表格相关推荐

  1. SPI Flash芯片W25Q32英文版数据手册解读(一)---------引脚功能,工作模式

    W25Q32芯片是一个可以通过SPI(串行外围设备接口)操作的flash存储器,这篇文章备忘和总结一下英文版数据手册的一些解读.有关时序及具体用STC单片机编写程序的内容等下一篇文章. 一.芯片引脚功 ...

  2. 详解T507 核心板引脚功能修改指引-飞凌嵌入式

    FETT507-C核心板CPU为四核Cortex-A53,1.5GHz主频:GPU为G31 MP2:核心板集成2GB DDR3 RAM,8GB eMMC ROM,可流畅运行Android.Ubuntu ...

  3. Xilinx FPGA 引脚功能详细介绍

    Xilinx FPGA 引脚功能详细介绍 注:技术交流用,希望对大家有所帮助. IO_LXXY_# 用户IO引脚 XX代表某个Bank内唯一的一对引脚,Y=[P|N]代表对上升沿还是下降沿敏感,#代表 ...

  4. BBB学习(九):BBB引脚功能互查表的用法

    文章目录 一.前言 二.查看BBB相关端口配置 三.对照BBB端口功能表 四.总结 一.前言 前节介绍了BBB普通IO口的操作,同时也完成了程序对IO口输入状态的检测.实际上,BBB众多端口都是可以配 ...

  5. 7Z010 引脚功能详解

    本文针对7Z010芯片,详细讲解硬件设计需要注意的技术点,可以作为设计和检查时候的参考文件.问了方便实用,按照Bank顺序排列,包含配置Bank.HR Bank.HP Bank.GTX Bank.供电 ...

  6. stc15w4k32s4芯片引脚图片_单片机引脚功能初识及提高(3)

    40个接口我们已经了解了29个了,在开始我们 今天的内容之前,我们先对之前的内容总结一下. 图片来源网络 最小系统 电源部分(20脚GND,40脚VCC[+5v]) 复位部分(9脚,给高电平进行复位) ...

  7. 禅道设置bug模板_禅道的自定义功能:表格切换和创建页面的自定义

    原标题:禅道的自定义功能:表格切换和创建页面的自定义 禅道8.2beta版本开始,增强了自定义功能. 用户可以根据自己的使用需要个性化设置禅道页面所显示的功能模块和字段. 可自定义的项如下: 导航菜单 ...

  8. linux查询引脚功能复用,linux pinmux 引脚多路复用驱动分析与使用

    版权声明:本文为博主原创文章,遵循 CC 4.0 BY-SA 版权协议,转载请附上原文出处链接和本声明. 本文链接:https://blog.csdn.net/code_style/article/d ...

  9. 80C51引脚功能及片内RAM、片内ROM简介

    一. 80C51系列单片机引脚图及逻辑符号,为标准的40脚DIP封装,如下图: Pin1-Pin8为P1口,内部带上拉电阻的8位准双向IO口 Pin9为复位口,高电平有效(持续两个机器周期). Pin ...

最新文章

  1. SVN迁移到Git的过程(+ 一些技巧)
  2. 小型软件项目开发流程探讨
  3. 【图像处理】【计算机视觉】线性邻域滤波专场:方框滤波、均值滤波与高斯滤波...
  4. EasyUI的datebox用法
  5. Spring MVC工作原理 及注解说明
  6. django项目的创建与启动
  7. [转载] python选择排序二元选择_选择排序:简单选择排序(Simple Selection Sort)
  8. win10平板模式_电脑也能当平板用?并可以轻松实现分屏
  9. java前端导入excel_Java之导入Excel Vue框架前端篇
  10. 微信小程序开发——字体样式设置
  11. [影视源码]全民影院源码 综合影视HTML源码 无需更新搭建即可用
  12. Linux中JAVA服务器内存占用高(分析解决方法)
  13. PDF文件中插入图片(图章)
  14. This inspection highlights chained comparisons that can be simplified.
  15. java正则完美匹配注释_匹配Email邮箱的正则表达式(完美经典)
  16. 解除应用计算机仿真,语音识别中计算机仿真的应用
  17. ==06-07第一网络大事件---熊猫烧香==
  18. 拿到软考高级证书就是高级职称了吗?
  19. java.io.IOException Failed to replace a bad datanode
  20. 牛逼的js--就是d3.js

热门文章

  1. mysql一段时间过后 无法连接_MYSQL连接一段时间不操作后出现异常的解决方案
  2. v-for 遍历数组数字
  3. Nodejs Secure Config 配置加密方案
  4. LayaAir引擎放弃Canvas API,打造次世代3D引擎与云游戏引擎,提供AI赋能!
  5. Superset(5):Superset Dashboards看板展示实战
  6. python输出三角形
  7. VMware安装华为存储模拟器
  8. 04_MySql数据查询语言DQL之常见函数
  9. python也很浪漫一朵玫瑰送给小姐姐
  10. Creo 工程图 圆的中心引线设置