一、器件的布局

在PCB设计的过程中,从EMC角度,首先要考虑三个主要因素:输入/输出引脚的个数,器件密度和功耗。一个实用的规则是片状元件所占面积为基片的20%,每平方英寸耗散功率不大于2W。

  在器件布置方面,原则上应将相互有关的器件尽量靠近,将数字电路、模拟电路及电源电路分别放置,将高频电路与低频电路分开。易产生噪声的器件、小电流电路、大电流电路等应尽量远离逻辑电路。对时钟电路和高频电路等主要干扰和辐射源应单独安排,远离敏感电路。输入输出芯片要位于接近混合电路封装的I/O出口处。

  高频元器件尽可能缩短连线,以减少分布参数和相互间的电磁干扰,易受干扰元器件不能相互离得太近,输入输出尽量远离。震荡器尽可能靠近使用时钟芯片的位置,并远离信号接口和低电平信号芯片。元器件要与基片的一边平行或垂直,尽可能使元器件平行排列,这样不仅会减小元器件之间的分布参数,也符合混合电路的制造工艺,易于生产。

  在混合电路基片上电源和接地的引出焊盘应对称布置,最好均匀地分布许多电源和接地的I/O连接。裸芯片的贴装区连接到最负的电位平面。

  在选用多层混合电路时,电路板的层间安排随着具体电路改变,但一般具有以下特征。

  (1)电源和地层分配在内层,可视为屏蔽层,可以很好地抑制电路板上固有的共模RF干扰,减小高频电源的分布阻抗。

  (2)板内电源平面和地平面尽量相互邻近,一般地平面在电源平面之上,这样可以利用层间电容作为电源的平滑电容,同时接地平面对电源平面分布的辐射电流起到屏蔽作用。

  (3)布线层应尽量安排与电源或地平面相邻以产生通量对消作用。

二、PCB走线

  在电路设计中,往往只注重提高布线密度,或追求布局均匀,忽视了线路布局对预防干扰的影响,使大量的信号辐射到空间形成干扰,可能会导致更多的电磁兼容问题。因此,良好的布线是决定设计成功的关键。

1、地线的布局

  地线不仅是电路工作的电位参考点,还可以作为信号的低阻抗回路。地线上较常见的干扰就是地环路电流导致的地环路干扰。解决好这一类干扰问题,就等于解决了大部分的电磁兼容问题。地线上的噪音主要对数字电路的地电平造成影响,而数字电路输出低电平时,对地线的噪声更为敏感。地线上的干扰不仅可能引起电路的误动作,还会造成传导和辐射发射。因此,减小这些干扰的重点就在于尽可能地减小地线的阻抗(对于数字电路,减小地线电感尤为重要)。

  地线的布局要注意以下几点:

  (1)根据不同的电源电压,数字电路和模拟电路分别设置地线。

  (2)公共地线尽可能加粗。在采用多层厚膜工艺时,可专门设置地线面,这样有助于减小环路面积,同时也降低了接受天线的效率。并且可作为信号线的屏蔽体。

  (3)应避免梳状地线,这种结构使信号回流环路很大,会增加辐射和敏感度,并且芯片之间的公共阻抗也可能造成电路的误操作。

  (4)板上装有多个芯片时,地线上会出现较大的电位差,应把地线设计成封闭环路,提高电路的噪声容限。

  (5)同时具有模拟和数字功能的电路板,模拟地和数字地通常是分离的,只在电源处连接。

2、电源线的布局

  一般而言,除直接由电磁辐射引起的干扰外,经由电源线引起的电磁干扰最为常见。因此电源线的布局也很重要,通常应遵守以下规则。

  (1)电源线尽可能靠近地线以减小供电环路面积,差模辐射小,有助于减小电路交扰。不同电源的供电环路不要相互重叠。

  (2)采用多层工艺时,模拟电源和数字电源分开,避免相互干扰。不要把数字电源与模拟电源重叠放置,否则就会产生耦合电容,破坏分离度。

  (3)电源平面与地平面可采用完全介质隔离,频率和速度很高时,应选用低介电常数的介质浆料。电源平面应靠近接地平面,并安排在接地平面之下,对电源平面分布的辐射电流起到屏蔽作用。

  (4)芯片的电源引脚和地线引脚之间应进行去耦。去耦电容采用0.01uF的片式电容,应贴近芯片安装,使去耦电容的回路面积尽可能减小。

  (5)选用贴片式芯片时,尽量选用电源引脚与地引脚靠得较近的芯片,可以进一步减小去耦电容的供电回路面积,有利于实现电磁兼容。

3、信号线的布局

  在使用单层薄膜工艺时,一个简便适用的方法是先布好地线,然后将关键信号,如高速时钟信号或敏感电路靠近它们的地回路布置,最后对其它电路布线。信号线的布置最好根据信号的流向顺序安排,使电路板上的信号走向流畅。

  如果要把EMI减到最小,就让信号线尽量靠近与它构成的回流信号线,使回路面积尽可能小,以免发生辐射干扰。低电平信号通道不能靠近高电平信号通道和无滤波的电源线,对噪声敏感的布线不要与大电流、高速开关线平行。如果可能,把所有关键走线都布置成带状线。不相容的信号线(数字与模拟、高速与低速、大电流与小电流、高电压与低电压等)应相互远离,不要平行走线。信号间的串扰对相邻平行走线的长度和走线间距极其敏感,所以尽量使高速信号线与其它平行信号线间距拉大且平行长度缩小。

  导带的电感与其长度和长度的对数成正比,与其宽度的对数成反比。因此,导带要尽可能短,同一元件的各条地址线或数据线尽可能保持长度一致,作为电路输入输出的导线尽量避免相邻平行,最好在之间加接地线,可有效抑制串扰。低速信号的布线密度可以相对大些,高速信号的布线密度应尽量小。

  在多层厚膜工艺中,除了遵守单层布线的规则外还应注意:

  尽量设计单独的地线面,信号层安排与地层相邻。不能使用时,必须在高频或敏感电路的邻近设置一根地线。分布在不同层上的信号线走向应相互垂直,这样可以减少线间的电场和磁场耦合干扰;同一层上的信号线保持一定间距,最好用相应地线回路隔离,减少线间信号串扰。每一条高速信号线要限制在同一层

  上。信号线不要离基片边缘太近,否则会引起特征阻抗变化,而且容易产生边缘场,增加向外的辐射。

4、时钟线路的布局

  时钟电路在数字电路中占有重要地位,同时又是产生电磁辐射的主要来源。一个具有2ns上升沿的时钟信号辐射能量的频谱可达160MHz。因此设计好时钟电路是保证达到整个电路电磁兼容的关键。关于时钟电路的布局,有以下注意事项:

  (1)不要采用菊花链结构传送时钟信号,而应采用星型结构,即所有的时钟负载直接与时钟功率驱动器相互连接。

  (2)所有连接晶振输入/输出端的导带尽量短,以减少噪声干扰及分布电容对晶振的影响。

  (3)晶振电容地线应使用尽量宽而短的导带连接至器件上;离晶振最近的数字地引脚,应尽量减少过孔。

三、工艺和部件的选取

  混合集成电路有三种制造工艺可供选择,单层薄膜、多层厚膜和多层共烧厚膜。薄膜工艺能够生产高密度混合电路所需的小尺寸、低功率和高电流密度的元器件,具有高质量、稳定、可靠和灵活的特点,适合于高速高频和高封装密度的电路中。但只能做单层布线且成本较高。多层厚膜工艺能够以较低的成本制造多层互连电路, 从电磁兼容的角度来说,多层布线可以减小线路板的电磁辐射并提高线路板的抗干扰能力。因为可以设置专门的电源层和地层,使信号与地线之间的距离仅为层间距离。这样,板上所有信号的回路面积就可以降至最小,从而有效减小差模辐射。

  其中多层共烧厚膜工艺具有更多的优点,是目前无源集成的主流技术。它可以实现更多层的布线,易于内埋元器件,提高组装密度,具有良好的高频特性和高速传输特性。此外,与薄膜技术具有良好的兼容性,二者结合可实现更高组装密度和更好性能的混合多层电路。

  混合电路中的有源器件一般选用裸芯片,没有裸芯片时可选用相应的封装好的芯片,为得到最好的EMC特性,尽量选用表贴式芯片。选择芯片时在满足产品技术指标的前提下,尽量选用低速时钟。在HC能用时绝不使用AC,CMOS4000能行就不用HC。电容应具有低的等效串联电阻,这样可以避免对信号造成大的衰减。

  混合电路的封装可采用可伐金属的底座和壳盖,平行缝焊,具有很好的屏蔽作用。

EMC设计攻略(4)——PCB设计相关推荐

  1. UI设计中个人页面设计攻略

    最近刚做完一个项目,我发现我的设计效率相比之前竟然提升了30%以上,在以前做界面时总是会纠结采用什么样式,什么布局.而现在再看了原型之后就大概知道我要怎么做了,没有了以前做页面时的纠结,效率自然提升了 ...

  2. UI设计中配色设计攻略

    不知道有没有小伙伴跟我一样在做页面配色时会很痛苦呢,很多时候都是凭感觉去配色.最近研究了一下配色方法,今天我就针对UI设计中配色设计攻略进行简单的说明,希望能帮助到一部分小伙伴. 有个有趣的研究成果 ...

  3. 基于ANSYS Polyflow的逆向挤出模头设计攻略

    摘要:内侧灯罩属于复杂截面塑料异型材,目前其挤出模头的设计主要依赖于经验,需要反复试模和修模,使得模具质量难以保证,生产周期长,成本高. 本文采用数值模拟方法对内侧灯罩进行了反向挤出模头设计.首先对内 ...

  4. 计算机毕业论文内容参考|基于Android的旅游攻略APP的设计与实现

    文章目录 导文 摘要: 前言: 绪论: 1. 课题背景: 2. 国内外现状与趋势: 3. 课题内容: 相关技术与方法介绍: 系统分析: 系统设计: 系统实现 系统测试 总结与展望 本文总结 后续工作展 ...

  5. EMC 2 完美的EMC电路设计攻略之:元器件选型(上)

    目前有两种基本的电子元件组:有引脚的和无引脚的元件.有引脚线元件有寄生效果,尤其在高频时.该引脚形成了一个小电感,大约是1nH/mm/引脚.引脚的末端也能产生一个小电容性的效应,大约有4pF.因此,引 ...

  6. EMC 3 完美的EMC电路设计攻略之:元器件选型(下)

    电磁干扰滤波器的选用 EMC设计中的滤波器通常指由L,C构成的低通滤波器.不同结构的滤波器的主要区别之一,是其中的电容与电感的联接方式不同.滤波器的有效性不仅与其结构有关,而且还与联结的网络的阻抗有关 ...

  7. EMC 1.完美的EMC电路设计攻略之:遵循三大规律、三个要素

    在进行电子设计方案过程中需要工程师在设计之初就进行严格把关!在产品结构方案设计阶段,主要针对产品需要满足EMC法规标准,对产品采用什么屏蔽设计方案.选择什么屏蔽材料,以及材料的厚度提出设计方案,另外对 ...

  8. STM32的智能语音识别的柔光台灯设计(源程序+原理图+PCB+设计说明书+PPT)

    本设计: 基于STM32的智能语音识别的柔光台灯设计(源程序+原理图+PCB+设计说明书+PPT) 原理图:Altium Designer 程序编译器:keil4/keil 5 编程语言:C语言 编号 ...

  9. 软件使用说明书模板_想要快速定制表单模板?请收下这份浩辰3D设计攻略

    3D设计是什么?3D设计不仅仅是可视化的设计展现,更是参数化的数据聚合,是数字化的工艺生产对接,是智能化的全流程数据驱动.而表单则是其中重要一环,用数据来驱动创意设计,衔接设计与工艺制造.除了智能化绘 ...

最新文章

  1. SharePoint 2010 自定义日志
  2. 2018技术卓越奖发布 阿里云数据库POLARDB获最佳创新产品奖
  3. 卷组删除pv_Linux LVM(逻辑卷管理)的删除
  4. Docker与CI持续集成/CD(转)
  5. 如何在SAP云平台ABAP编程环境里把CDS view暴露成OData服务
  6. (1-1)line-height的定义和行内框盒子模型
  7. php mysql 拼音首字母,Mysql应用MySQL查询汉字的拼音首字母实例教程
  8. 中国地质大学计算机地理信息学院,英文主页 软件工程、计算机科学与技术、地理信息科学等相关专业学生 中国地质大学(武汉)教师个人主页系统...
  9. 【Day06】请画出 Css 盒模型,基于盒模型的原理,说明相对定位、绝对定位、浮动实现样式是如何实现的?
  10. mysql中起飞到达城市查询_让mysql慢慢起飞 - 初识慢日志
  11. 【回归损失函数】L1(MAE)、L2(MSE)、Smooth L1 Loss详解
  12. php百度地图地址解析失败,javascript - vue中使用百度地图 提示无法解析
  13. Java+Selenium 3.x 实现Web自动化 - 1.自动化准备
  14. No module named ‘win32gui‘ 的解决方法(踩坑之旅)
  15. 手把手教你使用R语言做评分卡模型
  16. Python自动化运维_批量执行py脚本
  17. NOI 2017 整数(线段树)
  18. 2021年初行政区划数据
  19. 计算机硬盘从盘的设置,图文解说:电脑硬盘的主从盘设置方法_清风一笑
  20. Kali Linux实战:如何一下看出Windows计算机是否开启445危险端口?是否存在永恒之蓝漏洞?

热门文章

  1. java计算机毕业设计Vue.js网上书城管理系统设计与实现服务端MyBatis+系统+LW文档+源码+调试部署
  2. 阿里云OSS上传请求403问题的完美解决方案及uni.uploadFile h5上传文件失败完美解决方案
  3. 爬虫入门实践之图片爬虫
  4. python中的属于符号_Python中的'@ ='符号是什么?
  5. 108强初赛成果脱颖而出 2022用友成长型企业数智化成果大赛进入复赛
  6. 小米/手机,备份及恢复数据(红米5 plus 为例)
  7. 新媒体管理师手把手教你描绘用户画像
  8. 数学专业转CS容易吗?需要做哪些准备?
  9. 共赢商业市场:我负责使能、赋能,你负责客户成功
  10. 爱奇艺小程序陪你嗨一夏 1