Modelsim仿真出现蓝线(Hiz高阻态)以及红线(x不定态)



原代码

//方法 1 实现:仅实现分频功能
module  divider_six
(input   wire    sys_clk     ,  input   wire    sys_rst_n   ,  output  reg     clk_out
);reg [1:0] cnt;//cnt:计数器从 0 到 2 循环计数
always@(posedge sys_clk or negedge sys_rst_n) beginif(!sys_rst_n)cnt <= 2'b0;else if(cnt == 2'd2)cnt <= 2'b0;elsecnt <= cnt + 1'b1;
end//clk_out:6 分频 50%占空比输出
always@(posedge sys_clk or negedge sys_rst_n) beginif(!sys_rst_n)clk_out <= 1'b0;else if(cnt == 2'd2)clk_out <= ~clk_out;
endendmodule

testbench

`timescale  1ns/1nsmodule   divider_six_tb();reg        sys_clk     ;
reg     sys_rst_n   ;wire   clk_out     ;initial beginsys_clk    = 1'b1;sys_rst_n <= 1'b0;#20sys_rst_n   <= 1'b1;
endalways #10 sys_clk = ~sys_clk;divider_six   divider_six_inst
(.sys_clk   (sys_clk    ),.sys_rst_n    (sys_rst_n  ),.clk_out  (clk_out    )
);endmodule

解决

最后发现问题所在,是setting设置错误,testbench的名字写错了,没有加_tb,导致跟tb文件的名字不对应

Modelsim仿真出现蓝线(Hiz高阻态)以及红线(x不定态)相关推荐

  1. modelsim仿真时,有Hiz值或输出为红线时的一种可能原因

    关于modelsim中出现红线或有值为Hiz的问题 最近在写verilog,写了一个多模块的工程并仿真,但遇到这样一个问题: 自己设置的时钟信号能够正常变化,顶层的输入正常,但复位信号rst的值一直为 ...

  2. vivado仿真时,输出为高阻态

    错误: 仿真文件编写正确的情况下,跑出的输出为未知态 解决: 在前面子文件,输出信号的实现函数里,给输出信号一个初始值

  3. verilog自加为什么会出现高阻态

    之前在写自加逻辑时,仿真结果经常会出现高阻态,常常百思不得其解,这次简单分析一下. always@(negedge clk_ad or negedge rst_n)begin if(!rst_n)be ...

  4. 有关modelsim/Questa Sim中出现蓝线高阻态(Z)的问题解决

    关于在modelsim/Questa Sim出现高阻态的原因,可能大家比较熟悉的是该端口没被链接或没有初始化,这里主要介绍的原因可能是大家不是那么容易被关注到的,那就是位宽不一致也会导致出现高阻态.这 ...

  5. modelsim 高阻态波形的颜色

    今天我在仿真IIC时序的时候,高阻态的线呈红色,原本乍一看,还以为我写的程序有问题,原来是modelsim的设置被我改变了. 修改modelsim波形配色的方法. 点击Modelism的Tools 选 ...

  6. 仿真时信号出现高阻态、不定态——Test Bench中要做声明

    仿真时信号出现高阻态或者不定态zx 检查模块例化时是否包含了全部信号列表的信号

  7. Vivado仿真网表输出高阻态

    1.1 Vivado仿真网表输出高阻态 1.1.1 本节目录 1)本节目录: 2)本节引言: 3)FPGA简介: 4)Vivado仿真网表输出高阻态: 5)结束语. 1.1.2 本节引言 " ...

  8. 高阻态是0还是1_FPGA/ASIC笔试面试题集锦(1)知识点高频复现练习题

    写在前面 正文内容 简述ASIC设计流程,并列举出各部分用到的工具? 简述FPGA的开发流程? 名词解释 数制转换 什么是竞争和冒险?如何消除? 2分频描述 简述建立时间和保持时间,画图表示? 简述触 ...

  9. 吸电流、拉电流、灌电流、上拉电阻、下拉电阻、高阻态等基础知识普及

    吸电流.拉电流输出.灌电流输出 拉即泄,主动输出电流,从输出口输出电流: 灌即充,被动输入电流,从输出端口流入: 吸则是主动吸入电流,从输入端口流入. 吸电流和灌电流就是从芯片外电路通过引脚流入芯片内 ...

最新文章

  1. 今日头条新员工哀叹:要抑郁了!入职没人带,需求不知道,名词不解,测试去哪儿不知道!...
  2. pdf转换为word问题
  3. 暗黑破坏神(背包)(内部模拟)
  4. Asp.net报错汇总:回发或回调参数无效
  5. 【转载】浅谈嵌入式MCU开发中的三个常见误区
  6. docker下修改mysql配置文件
  7. 【解析】.NET中代理服务器WebProxy的各种用法
  8. 人工智能 行为主义 综述
  9. @Responsebody utf8 Chinese gibberish
  10. 配置文件工具类【ConfigTools】
  11. 3DCNN参数解析:2013-PAMI-3DCNN for Human Action Recognition
  12. 人和工具的关系_工具人--人--人际关系
  13. 两种随机数生成方法——反函数法和舍选法
  14. 中小民营企业劳动关系和谐浅议
  15. 计算机二级word难点大全,2019年3月计算机二级Word难点重点汇总
  16. 绝对定位 容器里面的div水平居中
  17. EtherCAT运动控制器的PLC编程(三) 电子齿轮
  18. 速度快1000倍!DeepMind更新WaveNet用于Google助手
  19. 投出去的简历石沉大海,1个月只有2个面试邀约,这正常吗?
  20. 【Azure 架构师学习笔记】-Azure Data Factory (4)-触发器详解-事件触发器

热门文章

  1. 数据分析师CDA认证 Level Ⅰ笔记(完结)
  2. 阿里云视频点播(VOD)aliplayer获取视频播放状态(播放或暂停)
  3. JSP、表单T交、数据库乱码,,,,
  4. eclipse的使用心得
  5. zabbix监控SNMP Trap 类型
  6. windows - COM 组件介绍
  7. jsp70077网络办公OA系统
  8. php判断各种移动端设备的函数
  9. Visteon - 以区域为导向(Zonal)的E /E 架构
  10. a标签 服务器文件,a标签download chrome 浏览器报服务器错误