SiT3808:1 -80MHz 单端压控振荡器VCXO
1、SiT3808简介
SiT3808压控晶振是在市场上灵活、兼容LVCMOS/ LVTTL的压控振荡器(VCXO)。SiT3808支持1-80MHz范围内的任意频率,牵引范围从±25ppm到±1600ppmm和封装形式从2520、3225,5032到7050,与石英压控OSC管脚兼容。(需要注意的是3225/2520是 4-pin管脚;7050/5032是6-pin管脚)。
SiT3808提供了低于1ps的抖动性能、以及在牵引范围及线性特性方面10倍优于传统石英VCXO的特性,从而简化PLL和时钟同步设计。SiT3808可透过编程改变驱动能力协助工作人员降低EMI,卓越的斜率(Kv)一致性,能将导因系统PLL效能所造成的差异性达到极小。SiT3808与传统的石英器件封装和控制电压是100%兼容,因此可直接取代VCXO石英振荡器,无需做任何设计变更。
2、SiT3808产品系列参数
振荡器类型 |
VCXO |
频率 |
1 - 80MHz任意频率,可精确到小数点后6位 |
频率稳定性 (ppm) |
±25, ±50 |
相位抖动 (rms) |
0.5 ps |
输出类型 |
LVCMOS |
工作温度范围 (℃) |
-40 ~ +70,-40 ~ +85 |
牵引范围 |
±20, ±50, ±100, ±150, ±200, ±400, ±800, ±1600 |
FlexEdge TM上升/下降时间 |
是的 |
电源电压 (V) |
1.8,2.5,2.8,3.3 |
封装尺寸 (mm²) |
2.5x2.0,3.2x2.5,5.0x3.2,7.0x5.0 |
特征 |
现场可编程,低抖动 |
可用性 |
生产中 |
3、SiT3808产品系列型号命名规则
4、SiT3808特点
广泛的可编程性 |
1-80MHz任意频率,可精确到小数点后6位 电源电压为1.8 V,2.5 V~3.3 V 频率稳定性从±25 ppm到±50 ppm 牵引范围为±50 ppm至±200 ppm 优化系统性能的定制规范 |
<1%牵引范围线性 |
软件控制锁相环中更简单的环路控制 在工作范围内更一致的PLL带宽 更快的校准和锁定时间 降低调制谐波 |
调谐斜率一致性 |
更紧密的PLL带宽 更简单的系统设计 |
FlexEdge™ 驱动强度 |
较慢的上升/下降时间,最大限度地减少振荡器的EMI 通过驱动多个负载降低成本,并消除额外的定时组件 |
4种行业标准封装 |
2520/3225/5032/7050 100%替换石英VCXO,无需任何设计变更 |
超快交货时间 |
减少库存开销 减轻短缺风险 |
5、SiT3808应用
- 电信设备
- 无线基站
- 网络视频系统和数字化仪
- 机顶盒(STB)
- 抖动清理器
- 网络音频系统
- 仪器仪表
- 低带宽模拟锁相环(PLL)
- FPGA数据恢复
- 音频和视频
SiT3808:1 -80MHz 单端压控振荡器VCXO相关推荐
- SiT3807:高性能单端压控振荡器VCXO
1.SiT3807简介 SiT3807 是一款高度灵活.高性能的压控晶振 (VCXO),具有 LVCMOS/LVTTL 兼容输出.该器件支持一组标准频率以及电压(1.8 V.2.5 V 至.3.3 V ...
- 单端信号和差分信号的区别
一.单端信号 如图,特点就是一根信号线就可以了, 其参考的基准电压就是地,当电压大于VH就是1(高电平):小于VL就是0(低电平),为啥高低电平不是等于某个值而是大于/小于呢? 这很好理解, 输出的 ...
- 单端测序(Single end)和双端测序(Pair end和Mate pair)
原文 以solexa为例,Single-read.Paired-end和Mate-pair主要区别为测序文库构建方法. 单端测序(Single-read)首先将DNA样本进行片段化处理形成200-50 ...
- y电容如何选型_常用电子元器件分类选型以及单端反激正激变压器设计 (MOS管、电感部分)...
▲ 点击上方 21Dianyuan 关注我们 本文是 21Dianyuan 社区原创 技术文章,作者 xueyiranpiao,感谢作者的辛苦付出. 本文将分以下几个部分进行分享: ▪ 保险丝 ▪ 压 ...
- ad 原理图差分线_采用差分PulSAR ADC AD7982转换单端信号电路图
电路功能与优势 许多应用都要求通过高分辨率.差分输入ADC来转换单端模拟信号,无论是双极性还是单极性信号.本直流耦合电路可将单端输入信号转换为差分信号,适合驱动PulSAR系列ADC中的18位.1 M ...
- 单端 平衡 音质区别_听上去「高大上」的平衡接口,到底有什么门道?
在随声音频设备里,平衡输出一般只会使用在高端设备上,普通用户听到这次词可能也只会不明觉厉,然而这个看似高大上的词汇其实也没有大家想的那么复杂.简单来说,普通的单端输出分为左声道.右声道和地线三条,而平 ...
- 串口输出5v电压_为什么RS485比串口速度快距离远?--谈单端信号与差分信号之差异...
嵌入式系统中,串口.RS485.CAN.网络和USB等都是非常常用的通信方式.但是串口通信速度慢,距离近,为什么转换成RS485后,通信距离和速度都大幅提高了呢?USB也是近距离,为什么速度可以这么快 ...
- 输出结果 配置_经典架构新玩法:用单端仪表放大器实现全差分输出
问:我们可以使用仪表放大器生成差分输出信号吗? 答:随着对精度要求的不同提高,全差分信号链组件因出色的性能脱颖而出,这类组件的一个主要优点是可通过信号路由拾取噪声抑制.由于输出会拾取这种噪声,输出经常 ...
- 差分信号_形象解读差分信号,它比单端信号强在哪?
一个差分信号是用一个数值来表示两个物理量之间的差异.从严格意义上来讲,所有电压信号都是差分的,因为一个电压只能是相对于另一个电压而言的. 电子学习资料大礼包mp.weixin.qq.com 一个差分 ...
- (29)FPGA原语设计(差分时钟转单端时钟)
(29)FPGA原语设计(差分时钟转单端时钟) 1.1 目录 1)目录 2)FPGA简介 3)Verilog HDL简介 4)FPGA原语设计(差分时钟转单端时钟) 5)结语 1.2 FPGA简介 F ...
最新文章
- linux作为办公机器,Ubuntu能否做日常办公使用?
- AI复原上海民国名媛影像!1929年的小姐姐,时装精致不输现在
- 用 GStreamer 简化 Linux 多媒体开发
- DL之CNN:自定义SimpleConvNet【3层,im2col优化】利用mnist数据集实现手写数字识别多分类训练来评估模型
- windows server 2008 开机进度条闪过后重启_Windows无法启动:先用PE把桌面重要数据拷出来再说其他...
- 开发海思3520a遇到的问题
- Error encountered when performing Introspect schema xxx 错误的解决方法
- 设计模式(五)Prototype Pattern
- new RandomAccessFile有时很耗时间
- scrapy-cluster scrapy集群建设
- C语言——素数的详解
- Uva 437 巴比伦塔 UVA10003
- 华为云MVP周峥:气象预报是个技术活,大数据、超算、AI,缺一不可
- 3090显卡 爆显存调试
- 查看表空间和解决表空间扩容ORA-01119:ORA-27040问题
- CGAN(条件生成-对抗网络)简述教程
- onlyoffice 搭建
- 清华考研复试上机——最大序列和
- 无人机c语言程序设计,c语言程序设计课程设计单元设计教案).pdf
- 送一朵玫瑰花给女朋友